ZHCSK94B September   2019  – September 2024 IWR1843

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 功能方框图
  6. 器件比较
    1. 5.1 相关米6体育平台手机版_好二三四
  7. 端子配置和功能
    1. 6.1 引脚图
    2. 6.2 信号说明
      1. 6.2.1 信号说明 - 数字
      2. 6.2.2 信号说明 - 模拟
    3. 6.3 引脚属性
  8. 规格
    1. 7.1  绝对最大额定值
    2. 7.2  ESD 等级
    3. 7.3  上电小时数 (POH)
    4. 7.4  建议运行条件
    5. 7.5  电源规格
    6. 7.6  功耗摘要
    7. 7.7  射频规格
    8. 7.8  CPU 规格
    9. 7.9  FCBGA 封装的热阻特性 [ABL0161]
    10. 7.10 时序和开关特性
      1. 7.10.1  电源时序和复位时序
      2. 7.10.2  输入时钟和振荡器
        1. 7.10.2.1 时钟规格
      3. 7.10.3  多缓冲/标准串行外设接口 (MibSPI)
        1. 7.10.3.1 外设说明
        2. 7.10.3.2 MibSPI 发送和接收 RAM 组织结构
          1. 7.10.3.2.1 SPI 时序条件
          2. 7.10.3.2.2 SPI 控制器模式开关参数(时钟相位 = 0、SPICLK = 输出、SPISIMO = 输出和 SPISOMI = 输入) #GUID-C70CFB1F-161A-495B-85B8-62E1C643D037/T4362547-236 #GUID-C70CFB1F-161A-495B-85B8-62E1C643D037/T4362547-237 #GUID-C70CFB1F-161A-495B-85B8-62E1C643D037/T4362547-238
          3. 7.10.3.2.3 SPI 控制器模式开关参数(时钟相位 = 1、SPICLK = 输出、SPISIMO = 输出和 SPISOMI = 输入) #GUID-F724BCC6-8F26-42C4-8723-451EDE9A36D3/T4362547-244 #GUID-F724BCC6-8F26-42C4-8723-451EDE9A36D3/T4362547-245 #GUID-F724BCC6-8F26-42C4-8723-451EDE9A36D3/T4362547-246
        3. 7.10.3.3 SPI 外设模式 I/O 时序
          1. 7.10.3.3.1 SPI 外设模式开关参数(SPICLK = 输入、SPISIMO = 输入和 SPISOMI = 输出) #GUID-1B5DE4C6-14B2-48EF-965D-3B03E1AE325B/T4362547-70 #GUID-1B5DE4C6-14B2-48EF-965D-3B03E1AE325B/T4362547-71 #GUID-1B5DE4C6-14B2-48EF-965D-3B03E1AE325B/T4362547-73
        4. 7.10.3.4 典型接口协议图(外设模式)
      4. 7.10.4  LVDS 接口配置
        1. 7.10.4.1 LVDS 接口时序
      5. 7.10.5  通用输入/输出
        1. 7.10.5.1 输出时序的开关特性与负载电容 (CL) 间的关系
      6. 7.10.6  控制器局域网接口 (DCAN)
        1. 7.10.6.1 DCANx TX 和 RX 引脚的动态特性
      7. 7.10.7  控制器局域网 - 灵活数据速率 (CAN-FD)
        1. 7.10.7.1 CANx TX 和 RX 引脚的动态特性
      8. 7.10.8  串行通信接口 (SCI)
        1. 7.10.8.1 SCI 时序要求
      9. 7.10.9  内部集成电路接口 (I2C)
        1. 7.10.9.1 I2C 时序要求 #GUID-36963FBF-DA1A-4FF8-B71D-4A185830E708/T4362547-185
      10. 7.10.10 四线串行外设接口 (QSPI)
        1. 7.10.10.1 QSPI 时序条件
        2. 7.10.10.2 QSPI 输入(读取)时序的时序要求 #GUID-6DC69BBB-F187-4499-AC42-8C006552DEE1/T4362547-210 #GUID-6DC69BBB-F187-4499-AC42-8C006552DEE1/T4362547-209
        3. 7.10.10.3 QSPI 开关特性
      11. 7.10.11 ETM 跟踪接口
        1. 7.10.11.1 ETMTRACE 时序条件
        2. 7.10.11.2 ETM 跟踪开关特性
      12. 7.10.12 数据修正模块 (DMM)
        1. 7.10.12.1 DMM 时序要求
      13. 7.10.13 JTAG 接口
        1. 7.10.13.1 JTAG 时序条件
        2. 7.10.13.2 IEEE 1149.1 JTAG 的时序要求
        3. 7.10.13.3 IEEE 1149.1 JTAG 在推荐工作条件下的开关特性
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 子系统
      1. 8.3.1 射频和模拟子系统
        1. 8.3.1.1 时钟子系统
        2. 8.3.1.2 发送子系统
        3. 8.3.1.3 接收子系统
      2. 8.3.2 处理器子系统
      3. 8.3.3 主机接口
      4. 8.3.4 主子系统 Cortex-R4F 存储器映射
      5. 8.3.5 DSP 子系统存储器映射
      6. 8.3.6 硬件加速器
    4. 8.4 其他子系统
      1. 8.4.1 用于用户应用的 ADC 通道(服务)
        1. 8.4.1.1 GP-ADC 参数
  10. 监控和诊断
    1. 9.1 监测和诊断机制
      1. 9.1.1 错误信令模块
  11. 10应用、实施和布局
    1. 10.1 应用信息
    2. 10.2 参考原理图
  12. 11器件和文档支持
    1. 11.1 器件命名规则
    2. 11.2 工具与软件
    3. 11.3 文档支持
    4. 11.4 支持资源
    5. 11.5 商标
    6. 11.6 静电放电警告
    7. 11.7 术语表
  13. 12修订历史记录
  14. 13机械、封装和可订购信息
    1. 13.1 封装信息
    2. 13.2 的托盘信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

电源规格

表 7-1 说明了来自 IWR1843 器件的外部电源块的四个电源轨。

表 7-1 电源轨特性
电源 由电源供电的器件块 器件中的相关 IO
1.8V 合成器和 APLL VCO、晶体振荡器、IF 放大器级、ADC、LVDS 输入:VIN_18VCO、VIN18CLK、VIN_18BB、VIOIN_18DIFF、VIOIN_18
LDO 输出:VOUT_14SYNTH、VOUT_14APLL
1.3V(或内部 LDO 旁路模式下为 1V)(1) 功率放大器、低噪声放大器、混频器和 LO 分配 输入:VIN_13RF2、VIN_13RF1
LDO 输出: VOUT_PA
3.3V(或对于 1.8V I/O 模式,为 1.8V) 数字 I/O 输入 VIOIN
1.2V 内核数字和 SRAM 输入:VDDIN、VIN_SRAM
仅在 1V LDO 旁路和 PA LDO 禁用模式下支持三个发送器同时运行。在该模式下,需要在 VOUT PA 引脚上馈送 1V 电源。

中所述的 1.3V (1.0V) 和 1.8V 电源纹波规格定义为在 RX 满足 –105dBc(射频引脚 = –15dBm)的目标杂散电平。杂散和纹波电平具有 dB 到 dB 的关系,例如,电源纹波增加 1dB 会导致杂散电平增加约 1dB。引用的值是在指定频率下施加的正弦输入的均方根电流电平。

表 7-2 纹波规格
频率 (kHz) 射频电源轨 VCO/中频电源轨
1.0V(内部 LDO 旁路)(µVRMS) 1.3V (µVRMS) 1.8 V (µVRMS)
137.5 7 648 83
275 5 76 21
550 3 22 11
1100 2 4 6
2200 11 82 13
4400 13 93 19
6600 22 117 29