ZHCSW60 November 2023 – April 2024 IWRL6432AOP
ADVANCE INFORMATION
IWRL6432AOP 需要外部时钟源(即 CLKP 需要一个 40MHz 晶体或外部振荡器)来进行初始启动并作为器件中托管的内部 APLL 的参考。连接到器件引脚的外部晶体图 7-12 显示了晶体的实现情况。
应该选择图 7-12 中的负载电容器 Cf1 和 Cf2,以满足方程式 1 的要求。公式中的 CL 是晶体制造商指定的负载。用于实现振荡器电路的所有分立式元件应尽可能靠近关联的振荡器 CLKP 和 CLKM 引脚放置。
表 7-17 列出了时钟晶体的电气特性。
名称 | 说明 | 最小值 | 典型值 | 最大值 | 单位 |
---|---|---|---|---|---|
fP | 并联谐振晶体频率 | 40 | MHz | ||
CL | 晶体负载电容 | 5 | 8 | 12 | pF |
ESR | 晶体 ESR | 50 | Ω | ||
温度范围 | 预期工作温度范围 | -40 | 105 | °C | |
频率容差 | 晶体频率容差(1)(2)(3) | -200 | 200 | ppm | |
驱动电平 | 50 | 200 | µW |
如果将外部时钟用作时钟资源,则信号仅馈送到 CLKP 引脚;CLKM 接地。当 40MHz 时钟由外部馈送时,相位噪声要求非常重要。表 7-18列出了外部时钟信号的电气特性。
参数 | 规格 | 单位 | |||
---|---|---|---|---|---|
最小值 | 典型值 | 最大值 | |||
输入时钟: 外部交流耦合正弦波或直流耦合方波相位噪声,以 40MHz 为基准 |
频率 | 40 | MHz | ||
交流振幅 | 700 | 1200 | mV (pp) | ||
DCVil | 0.00 | 0.20 | V | ||
DCVih | 1.6 | 1.95 | V | ||
1kHz 时的相位噪声 | -132 | dBc/Hz | |||
10kHz 时的相位噪声 | -143 | dBc/Hz | |||
100kHz 时的相位噪声 | -152 | dBc/Hz | |||
1MHz 时的相位噪声 | -153 | dBc/Hz | |||
占空比 | 35 | 65 | % | ||
频率容差 | -200 | 200 | ppm |