ZHCSMA4A october 2020 – december 2020 LM5127-Q1
PRODUCTION DATA
通过直接向 SYNC 施加外部脉冲信号,开关频率可以与外部时钟同步。内部 CH1 和 CH3 时钟在外部同步脉冲的上升沿同步。CH2 的内部时钟使用内部 PLL 从 CH3 时钟相移 180°。不使用时将 SYNC 接地。
在高逻辑状态下,外部同步脉冲必须大于 VSYNC-RISING,而在低逻辑状态下必须小于 VSYNC-FALLING。外部同步脉冲的占空比不受限制,但最小导通脉冲宽度和最小关断脉冲宽度应大于 100ns。外部同步脉冲的频率应满足以下两个不等式。
例如,350kHz 开关操作需要 RT 电阻器,以便在不更改 RT 电阻值的情况下实现 263kHz 至 525kHz 时钟同步。
在任何情况下,如果 BIAS 引脚电压小于 SYNC 引脚电压,则通过最小 1kΩ 的电阻器驱动 SYNC 引脚。