ZHCSXB0A October   2024  – December 2024 LM61480T-Q1 , LM61495T-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 时序要求
    7. 6.7 开关特性
    8. 6.8 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1  输出电压选择
      2. 7.3.2  使能 EN 引脚和 VIN UVLO 用途
      3. 7.3.3  用于同步的 SYNC/MODE
      4. 7.3.4  时钟锁定
      5. 7.3.5  可调开关频率
      6. 7.3.6  RESET 输出运行
      7. 7.3.7  内部 LDO、VCC UVLO 和 BIAS 输入
      8. 7.3.8  自举电压和 VCBOOT-UVLO(CBOOT 引脚)
      9. 7.3.9  SW 节点压摆率可调
      10. 7.3.10 展频
      11. 7.3.11 软启动和从压降中恢复
      12. 7.3.12 过流和短路保护
      13. 7.3.13 断续
      14. 7.3.14 热关断
    4. 7.4 器件功能模式
      1. 7.4.1 关断模式
      2. 7.4.2 待机模式
      3. 7.4.3 工作模式
        1. 7.4.3.1 峰值电流模式运行
        2. 7.4.3.2 自动模式运行
          1. 7.4.3.2.1 二极管仿真
        3. 7.4.3.3 FPWM 模式运行
        4. 7.4.3.4 最短导通时间(高输入电压)运行
        5. 7.4.3.5 压降
        6. 7.4.3.6 从压降中恢复
        7. 7.4.3.7 其他故障模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
        1. 8.2.2.1  选择开关频率
        2. 8.2.2.2  设置输出电压
        3. 8.2.2.3  电感器选型
        4. 8.2.2.4  输出电容器选型
        5. 8.2.2.5  输入电容器选型
        6. 8.2.2.6  BOOT 电容器
        7. 8.2.2.7  启动电阻器
        8. 8.2.2.8  VCC
        9. 8.2.2.9  CFF 和 RFF 选择
        10. 8.2.2.10 RSPSP 选择
        11. 8.2.2.11 RT 选择
        12. 8.2.2.12 RMODE 选择
        13. 8.2.2.13 外部 UVLO
        14. 8.2.2.14 最高环境温度
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
        1. 8.4.1.1 接地及散热注意事项
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 器件支持
      1. 9.1.1 第三方米6体育平台手机版_好二三四免责声明
    2. 9.2 文档支持
      1. 9.2.1 相关文档
    3. 9.3 接收文档更新通知
    4. 9.4 支持资源
    5. 9.5 商标
    6. 9.6 术语表
    7. 9.7 静电放电警告
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

引脚配置和功能

图 5-1 16 引脚 VQFN-HR、VAM 封装(顶视图)
表 5-1 引脚功能
引脚类型(1)说明
名称编号
PGND21G内部低侧 MOSFET 的电源地。连接到系统地。必须为 PGND1 提供低阻抗连接。将一个或多个优质旁路电容器从该引脚连接到 VIN2。
VIN22P到稳压器的输入电源。将一个或多个优质旁路电容器从该引脚连接到 PGND2。提供到 VIN1 的低阻抗连接。
RBOOT3P通过一个电阻器连接到 CBOOT。电阻通常在 0Ω 和 100Ω 之间,用于调整 SW 节点上升时间的压摆率。请参阅图 7-10
CBOOT4P高侧驱动器上部电源轨。在 SW 引脚和 CBOOT 之间连接一个 100nF 电容器。当 SW 节点为低电平时,内部二极管为电容器充电。
BIAS5P内部稳压器的输入端。将该引脚连接到输出电压节点或 3.3V 至 12V 的外部辅助电源。在该引脚和 GND 之间连接一个可选的优质 0.1µF 电容器,以获得出色的性能。如果输出电压高于 12V 且未使用外部电源,则将该引脚接地。
VCC6O内部稳压器输出。用作内部控制电路的电源。不要将此引脚连接至任何外部负载。在该引脚和 AGND 之间连接一个 1µF 优质电容器。
FB7I到稳压器的反馈输入。将此引脚连接到反馈分压器接触点。请勿悬空或接地。
AGND8G稳压器和系统的模拟地。所有电气参数都是相对于这个引脚测量的。将此引脚连接到 PCB 上的 PGND1 和 PGND2。
RT9I/O通过一个阻值介于 6.8kΩ 和 80kΩ 之间的电阻器将此引脚接地,以将开关频率设置在 200kHz 和 2200kHz 之间。对于 400kHz,应连接到 VCC。对于 2.2MHz,应连接到 GND。不能悬空。
RESET10O漏极开路 RESET 输出。通过限流电阻器连接到合适的电压电源。高电平 = 电源正常,低电平 = 故障。当 EN = 低电平时,RESET 变为低电平。
SPSP11I连接至 GND 以禁用展频。连接至 VCC 或通过电阻器接地以启用展频。如果使用展频,VCC 连接会关闭展频频率校正,而接地电阻器会调整频率校正以降低输出电压纹波。请勿将该引脚悬空。请参阅节 7.3.10
SYNC/MODE12I该引脚控制 LM614xxT-Q1 的运行模式。模式包括自动模式(自动 PFM/PWM 运行)、强制脉宽调制 (FPWM) 以及与外部时钟的同步。时钟在所应用外部时钟的上升沿触发。在 FPWM 模式下拉至低电平可启用自动运行模式,拉至高电平可启用 FPWM,或连接到时钟以与外部频率同步。请勿将该引脚悬空。

与外部时钟同步时,使用 RT 引脚将内部频率设置为接近同步频率,以避免外部时钟开启和关闭时产生干扰。

EN13I稳压器的精密使能输入。高电平 = 开启,低电平 = 关闭。可连接至 VIN。精密使能允许将该引脚用作可调节 UVLO。不能悬空。请参阅节 7.3.2
VIN114P到稳压器的输入电源。将一个或多个优质旁路电容器从该引脚连接到 PGND1。必须为 VIN2 提供低阻抗连接。
PGND115G内部低侧 MOSFET 的电源地。连接到系统地。必须为 PGND2 提供低阻抗连接。将一个或多个优质旁路电容器从该引脚连接到 VIN1。
SW16P稳压器的开关节点。连接到输出电感器。
I = 输入,O = 输出,P = 电源,G = 接地