ZHCSS71 November   2023 LMG3616

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 开关特性
    7. 5.7 典型特性
  7. 参数测量信息
    1. 6.1 GaN 功率 FET 开关参数
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 GaN 功率 FET 开关能力
      2. 7.3.2 导通压摆率控制
      3. 7.3.3 输入控制引脚(IN)
      4. 7.3.4 AUX 电源引脚
        1. 7.3.4.1 AUX 上电复位
        2. 7.3.4.2 AUX 欠压锁定 (UVLO)
      5. 7.3.5 过热保护
      6. 7.3.6 故障报告
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
        1. 8.2.2.1 导通压摆率设计
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
        1. 8.4.1.1 焊点应力消除
        2. 8.4.1.2 信号接地连接
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

输入控制引脚(IN)

IN 引脚用于打开和关闭 GaN 功率 FET。

IN 引脚具有用于实现抗噪性能的典型 1V 输入电压阈值迟滞。该引脚还具有典型的 400kΩ 下拉电阻,可防止输入悬空。400kΩ 在高于 4V 的标称输入电压下达到饱和,以将最大输入下拉电流限制为 10µA 典型值。

以下条件会阻止 IN 导通操作:

  • AUX UVLO
  • 过热保护

AUX UVLO 和过热保护与 IN 逻辑状态无关。图 7-2 显示了 IN 独立阻断条件运行。


GUID-20230817-SS0I-NRMT-DZDF-Z3GLPXKKJ5JB-low.svg

图 7-2 IN 独立阻断条件运行