ZHCSL94A June 2024 – October 2024 LMH1229 , LMH1239
PRODUCTION DATA
当输入信号通过自适应电缆均衡器后,均衡化数据将馈送到时钟和数据恢复 (CDR) 块中。通过使用内部 PLL,CDR 会锁定至传入的均衡化数据,并恢复一个清零内部时钟来对均衡化数据重新采样。LMH12x9 CDR 能够容忍较高的输入抖动,跟踪低于 PLL 带宽的低频输入抖动,同时降低超过 PLL 带宽的高频输入抖动。支持的数据速率列于表 6-5 中。
输入 | 数据速率 | 时钟恢复器 |
---|---|---|
SDI_IN+ 或 SDI_IN1+ | 11.88Gbps、5.94Gbps、2.97Gbps、1.485Gbps、270Mbps(1) | 使能 |
所有其他数据速率(包括 125Mbps) | 旁路 |