ZHCSQ63 may 2023 LMK04368-EP
PRODUCTION DATA
时钟输出:
为获得出色性能,PLL2 应使用尽可能高频率的相位检测器。因此使用 122.88MHz VCXO。假设 2949.12MHz CML 时钟是性能最关键的时钟。