ZHCSQ63 may 2023 LMK04368-EP
PRODUCTION DATA
该寄存器控制 PLL2 相位检测器。
位 | 名称 | POR 默认值 | 说明 | |
---|---|---|---|---|
7 | 不适用 | 0 | 保留 | |
6:5 | PLL2_WND_SIZE | 2 | PLL2_WND_SIZE 设置用于 PLL2 数字锁定检测的窗口大小。如果 PLL2 的参考和反馈之间的相位误差小于指定时间,PLL2 锁定计数器会递增。 | |
字段值 | 最大相位检测器频率/窗口大小 | |||
0 (0x00) | 保留 | |||
1 (0x01) | 320MHz/1ns | |||
2 (0x02) | 240MHz/1.8ns | |||
3 (0x03) | 160MHz/2.6ns | |||
4:3 | PLL2_CP_GAIN | 3 | 该位对 PLL2 电荷泵输出电流电平进行编程。下表还显示了 PLL2 TRISTATE 位与 PLL2_CP_GAIN 的影响。 | |
字段值 | 定义 | |||
0 (0x00) | 保留 | |||
1 (0x01) | 保留 | |||
2 (0x02) | 1600µA | |||
3 (0x03) | 3200µA | |||
2 | PLL2_CP_POL | 0 | PLL2_CP_POL 设置 PLL2 的电荷泵极性。内部 VCO 要求选择负电荷泵极性。许多 VCO 使用正斜率。 正斜率 VCO 会随着电压的增加而增加输出频率。负斜率 VCO 会随着电压的增加而降低输出频率。 | |
字段值 | 说明 | |||
0 | 负斜率 VCO/VCXO | |||
1 | 正斜率 VCO/VCXO | |||
1 | PLL2_CP_TRI | 0 | PLL2_CP_TRI 对 PLL2 电荷泵的输出进行三态处理。 0:禁用 1:三态 | |
0 | PLL2_DLD_EN | 0 | 当 PLL2 DLD 用于向锁定检测状态引脚提供输出时,PLL2 DLD 电路被启用。PLL2_DLD_EN 允许启用 PLL2 DLD 电路,而无需向状态引脚提供 PLL2 DLD。这使 PLL2 DLD 状态能够使用 SPI 回读,同时允许将状态引脚用于其他目的。 0:仅在 Status_LD_MUX 输出 PLL2 DLD 或 PLL1 + PLL2 DLD 信号时,PLL2 DLD 电路才上电。 1:PLL2 DLD 电路被强制上电。 |