ZHCSQ64 October 2023 LMK04714-Q1
PRODUCTION DATA
PLL2 OSCin 输入路径中包含一个片上倍频器。为获得出色相位噪声性能,TI 建议尽可能提高 PLL2 相位检测器频率。例如,使用 122.88MHz VCXO 时,可以通过设置 PLL2_REF_2X_EN 将 PLL2 相位检测器频率增加到 245.76MHz。倍频器路径是 OSCin 时钟的高性能路径。对于无法使用倍频器的配置,TI 建议使用倍频器和 PLL2_RDIV = 2。要在输入时钟和输出时钟之间具有确定的相位关系,应使用 0 延迟模式(双环路配置的嵌套 0 延迟模式,而不是级联 0 延迟模式)。