ZHCSQ64 October 2023 LMK04714-Q1
PRODUCTION DATA
表 8-3 总结了使 SYSREF 功能正常运行所需的位。
寄存器 | 字段 | 值 | 说明 |
---|---|---|---|
0x140 | SYSREF_PD | 0 | 必须清零,为 SYSREF 电路(包括 SYSREF 分频器)上电。 |
0x140 | SYSREF_DDLY_PD | 0 | 必须清零才能为数字延迟电路上电。必须在初始 SYNC 期间上电,以确保其他时钟分频器的确定性时序。 |
0x143 | SYNC_EN | 1 | 必须设置,以便启用 SYNC。 |
0x143 | SYSREF_CLR | 1→0 | 除启动时外,请勿将本地 SYSREF DDLY 块保持在复位状态。 如果任何时候由于用户编程或器件复位使得 SYSREF_PD = 1,则需要设置 SYSREF_CLR 并持续 15 个 VCO 时钟周期,以清除本地 SYSREF 数字延迟。清除延迟后,必须清除 SYSREF_CLR 以允许 SYSREF 运行。 |
启用 JESD204B/C 操作涉及将所有时钟分频器与 SYSREF 分频器同步,然后配置实际的 SYSREF 功能。