ZHCSQ64 October 2023 LMK04714-Q1
PRODUCTION DATA
在此示例中,对器件时钟进行了两次单独的调整。在第一次调整中,在 CLKOUT2 和 CLKOUT0 之间发生时长为一个 VCO 周期的单个延迟。在第二次调整中,在 CLKOUT2 和 CLKOUT0 之间发生时长为一个 VCO 周期的两个延迟。这个例子中,CLKOUT2 此时比 CLKOUT0 延迟了三个 VCO 周期。
假设器件已具有以下初始配置:
以下步骤说明了上面的示例:
在步骤 4 之前,CLKOUT2 时钟边沿与 CLKOUT0 对齐。
在步骤 4 之后,CLKOUT2 将九个时钟分配路径周期计入下一个上升沿,即比分频器值大一,从而有效地将 CLKOUT2 相对于 CLKOUT0 延迟一个 VCO 周期。这是第一次调整。
5.设置 DDLYd_STEP_CNT = 2。这将开始第二次调整。
在步骤 5 之前,将 CLKOUT2 时钟边沿相比于 DCLKOUT0 延迟一个时钟分配路径周期。
在步骤 5 之后,CLKOUT2 将九个时钟分配路径周期进行两次计数,每次比分频值大一,从而有效地将 CLKOUT2 相比于 CLKOUT0 延迟两个时钟分配路径周期。这是第二次调整。