ZHCSQ64 October 2023 LMK04714-Q1
PRODUCTION DATA
这些寄存器控制器件时钟的模拟延迟属性。
位 | 名称 | POR 默认值 | 说明 | |
---|---|---|---|---|
7 | 不适用 | 0 | 保留 | |
6 | 不适用 | 1 | 保留 | |
5 | CLKoutX_SRC_MUX | 0 | 选择 CLKOUTx 时钟源。时钟源也必须上电。 0:器件时钟 1:SYSREF | |
4 | DCLKX_Y_PD | 0 | 将 X 和 Y 定义的时钟组断电。 0:启用 1:将整个时钟组 X_Y 断电。 | |
3 | DCLKX_Y_BYP | 0 | 为偶数时钟输出启用高性能旁路路径。 0:CLKoutX 未处于高性能旁路模式。CML 对 CLKoutX_FMT 无效。 1:CLKoutX 处于高性能旁路模式。只有 CML 时钟格式有效。 | |
2 | DCLKX_Y_DCC | 0 | 器件时钟分频器的占空比校正。对于半步进,这是必需的。 0:无占空比校正。 1:启用占空比校正。 | |
1 | DCLKX_Y_POL | 0 | 反转器件时钟输出的极性。也适用于高性能旁路模式下的 CLKoutX。极性反转是一种在高性能旁路模式或 /1 分频值下获得半步进相位调整的方法。 0:正常极性 1:反转极性 | |
0 | DCLKX_Y_HS | 0 | 设置器件时钟的半步进值。必须设置为零 (0) 才能实现 1 分频。 如果 DCLKX_Y_DCC = 0,则无效。 0:无相位调整 1:调整器件时钟相位 –0.5 个时钟分配路径周期。 |