ZHCSQ64 October 2023 LMK04714-Q1
PRODUCTION DATA
图 8-10 显示了双环路模式的典型用例。在双环路模式下,对 PLL1 的参考来自 CLKin0、CLKin1 或 CLKin2。一个外部 VCXO 用于提供第一个 PLL 的反馈以及对第二个 PLL 的参考。第一个 PLL 使用窄环路带宽清除 VCXO 的抖动。可以通过 OSCout 端口对 VCXO 进行缓冲。VCXO 用作对 PLL2 的参考,并可以用倍频器进行倍频。内部 VCO 可驱动多达 7 个分频/延迟块,从而驱动多达 14 个时钟输出。
当输入参考时钟丢失时,可选择使用无中断切换和保持功能。实现保持的方法是将 DAC 电压强制为 VCXO 的调谐电压。
也可以使用外部 VCO 代替 PLL2 的内部 VCO。在这种情况下,由于 CLKin1 用于外部输入,因此会少一个可用作参考的 CLKin。