ZHCSQ64 October 2023 LMK04714-Q1
PRODUCTION DATA
该寄存器设置其他 PLL2 功能。
位 | 名称 | POR 默认值 | 说明 | |
---|---|---|---|---|
7:5 | PLL2_P | 2 | PLL2 N 预分频器按 Mode_MUX1 选择的方式对 VCO 的输出进行分频,并连接到 PLL2 N 分频器。 | |
字段值 | 值 | |||
0 (0x00) | 8 | |||
1 (0x01) | 2 | |||
2 (0x02) | 2 | |||
3 (0x03) | 3 | |||
4 (0x04) | 4 | |||
5 (0x05) | 5 | |||
6 (0x06) | 6 | |||
7 (0x07) | 7 | |||
4:2 | OSCin_FREQ | 3 | 必须对 PLL2 相位检测器(OSCIN_P/OSCIN_N 引脚)的 PLL2 参考输入频率进行编程,以支持正确操作将内部 VCO 锁定到目标频率的频率校准例程。 | |
字段值 | OSCIN 频率 | |||
0 (0x00) | 0 至 63 MHz | |||
1 (0x01) | >63MHz 至 127MHz | |||
2 (0x02) | >127MHz 至 255MHz | |||
3 (0x03) | 保留 | |||
4 (0x04) | >255MHz 至 500MHz | |||
5 (0x05) 至 7(0x07) | 保留 | |||
1 | 不适用 | 0 | 保留 | |
0 | PLL2_REF_2X_EN | 1 | 启用 PLL2 参考倍频器允许 PLL2 上的相位检测器频率高于给定 VCXO 频率通常允许的频率。 较高的相位检测器频率会降低 PLL2 N 值,从而使设计更宽的环路带宽滤波器成为可能。 0:倍频器已禁用 1:倍频器已启用 |