ZHCSQ64 October 2023 LMK04714-Q1
PRODUCTION DATA
数字锁定检测电路用于确定 PLL1 被锁定、PLL2 被锁定和保持退出事件。针对要发生的每个事件,可以对窗口大小和锁定计数寄存器进行编程,以便将参考的 ppm 频率精度设置为 PLL 的反馈信号。发生 PLL 数字锁定事件时,PLL 的数字锁定检测被置位为 true。发生保持退出事件时,器件将在 HOLDOVER_EXIT_MODE = 1 时退出保持模式(基于 DLD 退出)。
事件 | PLL | 窗口大小 | 锁定计数 |
---|---|---|---|
PLL1 被锁定 | PLL1 | PLL1_WND_SIZE | PLL1_DLD_CNT |
PLL2 被锁定 | PLL2 | PLL2_WND_SIZE | PLL2_DLD_CNT |
保持退出 | PLL1 | PLL1_WND_SIZE | HOLDOVER_DLD_CNT |
要发生数字锁定检测事件,必须存在锁定计数 数量的 PLLX 相位检测器周期数,在此期间,PLLX_R 参考和 PLLX_N 反馈信号边沿的时间和相位误差位于用户可编程的窗口大小 范围内。在锁定事件发生之前,必须至少有一个锁定计数 相位检测器事件,因此最小数字锁定事件时间可以按如下方来计算:锁定计数/fPDX,对于 PLL1,X = 1,对于 PLL2,X = 2。
通过使用方程式 8,可以选择锁定计数 和窗口大小 的值,以便在数字锁定检测事件发生之前设置系统所需的频率精度(以 ppm 为单位):
锁定计数 值的作用是通过将窗口大小 除以锁定计数 来缩短有效锁定窗口大小。
只要 PLLX_R 参考和 PLLX_N 反馈信号超出了窗口大小 设置的时间窗口范围,锁定计数 值会立即复位为 0。