ZHCSQ64 October 2023 LMK04714-Q1
PRODUCTION DATA
TI 拥有 TICSPRO 和 PLLatinum™ 仿真工具,可用于确定寄存器值并设计环路滤波器。CML 和 LVPECL 输出格式的本底噪声更低,但消耗的电流也更多,因此当本底噪声很重要时最好使用这些格式。对于频率规划,CLKOUT4 的输出最为关键,并且该输出与 CLKOUT6 之间有很强的交互作用。为避免过强的交互作用,本例中未使用 CLKOUT6,因此向 CLKOUT4 添加了杂散。122.88MHz HSDS 时钟可能会产生大量杂散和混频产物,因此将该 HSDS 时钟放置在与其他通道交互最弱的 CLKOUT8 上。