ZHCSQ64 October 2023 LMK04714-Q1
PRODUCTION DATA
表 8-20 列出了所有 CLKoutX_Y 组及其各自的寄存器,并附有简要说明。
寄存器名称 | CLKout0 和 CLKout1 | CLKout2 和 CLKout3 | CLKout4 和 CLKout5 | CLKout6 和 CLKout7 | CLKout8 和 CLKout9 | CLKout10 和 CLKout11 | CLKout12 和 CLKout13 | 说明 |
---|---|---|---|---|---|---|---|---|
DCLKX_Y_DIV | 0x102[1:0] 和 0x100[7:0] | 0x10A[1:0] 和 0x108[7:0] | 0x112[1:0] 和 0x110[7:0] | 0x11A[1:0] 和 0x118[7:0] | 0x122[1:0] 和 0x120[7:0] | 0x12A[1:0] 和 0x128[7:0] | 0x132[1:0] 和 0x130[7:0] | 将 VCO 频率分频以获得所需的输出频率 |
DCLKX_Y_DDLY | 0x102[2:3] 和 0x101[7:0] | 0x10A[2:3] 和 0x109[7:0] | 0x112[2:3] 和 0x111[1:0] | 0x11A[2:3] 和 0x119[7:0] | 0x122[2:3] 和 0x121[7:0] | 0x12A[2:3] 和 0x129[7:0] | 0x132[2:3] 和 0x131[7:0] | 将输出时钟延迟几个 VCO 周期 |
CLKoutX_Y_PD | 0x102[7] | 0x10A[7] | 0x112[7] | 0x11A[7] | 0x122[7] | 0x12A[7] | 0x132[7] | 将 CLKout 组断电 |
CLKoutX_Y_ODL | 0x102[6] | 0x10A[6] | 0x112[6] | 0x11A[6] | 0x122[6] | 0x12A[6] | 0x132[6] | 设置输出驱动电平 |
CLKoutX_Y_IDL | 0x102[5] | 0x10A[5] | 0x112[5] | 0x11A[5] | 0x122[5] | 0x12A[5] | 0x132[5] | 设置输入驱动电平 |
DCLKX_Y_DDLY_PD | 0x102[4] | 0x10A[4] | 0x112[4] | 0x11A[4] | 0x122[4] | 0x12A[4] | 0x132[4] | 将数字延迟电路断电 |
CLKoutX_SRC_MUX 和 CLKoutY_SRC_MUX | CLKout0:0x103[5] 和 CLKout1:0x104[5] | CLKout2:0x10B[5] 和 CLKout3:0x10C[5] | CLKout4:0x113[5] 和 CLKout5:0x114[5] | CLKout6:0x11B[5] 和 CLKout7:0x11C[5] | CLKout8:0x123[5] 和 CLKout9:0x124[5] | CLKout10:0x12B[5] 和 CLKout11:0x12C[5] | CLKout12:0x133[5] 和 CLKout13:0x134[5] | 选择源 |
DCLKX_Y_PD | 0x103[4] | 0x10B[4] | 0x113[4] | 0x11B[4] | 0x123[4] | 0x12B[4] | 0x133[4] | 将时钟源断电 |
DCLKX_Y_BYP | 0x103[3] | 0x10B[3] | 0x113[3] | 0x11B[3] | 0x123[3] | 0x12B[3] | 0x133[3] | 启用高性能旁路路径 |
DCLKX_Y_DCC | 0x103[2] | 0x10B[2] | 0x113[2] | 0x11B[2] | 0x123[2] | 0x12B[2] | 0x133[2] | 分频器的占空比校正 |
DCLKX_Y_POL | 0x103[1] | 0x10B[1] | 0x113[1] | 0x11B[1] | 0x123[1] | 0x12B[1] | 0x133[1] | 反转器件时钟的极性 |
DCLKX_Y_HS | 0x103[0] | 0x10B[0] | 0x113[0] | 0x11B[0] | 0x123[0] | 0x12B[0] | 0x133[0] | 设置器件时钟半步进 |
SCLKX_Y_PD | 0x104[4] | 0x10C[4] | 0x114[4] | 0x11C[4] | 0x124[4] | 0x12C[4] | 0x134[4] | 将 SYSREF 断电 |
SCKX_Y_DIS_MODE | 0x104[3:2] | 0x10C[3:2] | 0x114[3:2] | 0x11C[3:2] | 0x124[3:2] | 0x12C[3:2] | 0x134[3:2] | 由 SYSREF 控制时设置禁用模式 |
SCLKX_Y_POL | 0x104[1] | 0x10C[1] | 0x114[1] | 0x11C[1] | 0x124[1] | 0x12C[1] | 0x134[1] | 反转 SYSREF 时钟的极性 |
SCLKX_Y_HS | 0x104[0] | 0x10C[0] | 0x114[0] | 0x11C[0] | 0x124[0] | 0x12C[0] | 0x134[0] | 设置 SYSREF 时钟半步进 |
SCLKX_Y_ADLY_EN | 0x105[5] | 0x10D[5] | 0x115[5] | 0x11D[5] | 0x125[5] | 0x12D[5] | 0x135[5] | 启用模拟延迟 |
SCLKX_Y_ADLY | 0x105[4:0] | 0x10D[4:0] | 0x115[4:0] | 0x11D[4:0] | 0x125[4:0] | 0x12D[4:0] | 0x135[4:0] | 设置 SYSREF 时钟的模拟延迟 |
SCLKX_Y_DDLY | 0x106[3:0] | 0x10E[3:0] | 0x116[3:0] | 0x11E[3:0] | 0x126[3:0] | 0x12E[3:0] | 0x136[3:0] | 设置 SYSREF 时钟的数字延迟 |
CLKoutX_FMT 和 CLKoutY_FMT | CLKout0:0x107[3:0] 和 CLKout1:0x107[7:4] | CLKout2:0x10F[3:0] 和 CLKout3:0x10F[7:4] | CLKout4:0x117[3:0] 和 CLKout5:0x117[7:4] | CLKout6:0x11F[3:0] 和 CLKout7:0x11F[7:4] | CLKout8:0x127[3:0] 和 CLKout9:0x127[7:4] | CLKout10:0x12F[3:0] 和 CLKout11:0x12F[7:4] | CLKout12:0x137[3:0] 和 CLKout13:0x137[7:4] | 设置时钟格式 |