ZHCSQ64 October 2023 LMK04714-Q1
PRODUCTION DATA
这些位在同步 PLL1 和 PLL2 R 分频器时使用。
位 | 名称 | POR 默认值 | 说明 | |
---|---|---|---|---|
7 | 不适用 | 0 | 保留 | |
6 | PLL1R_SYNC_EN | 0 | 启用 PLL1 R 分频器同步 0:未启用 1:启用 | |
5:4 | PLL1R_SYNC_SRC | 0 | 选择 PLL1 R 分频器同步源 | |
字段值 | 定义 | |||
0 (0x00) | 保留 | |||
1 (0x01) | SYNC 引脚 | |||
2 (0x02) | CLKIN0 | |||
3 (0x03) | 保留 | |||
3 | PLL2R_SYNC_EN | 0 | 启用 PLL2 R 分频器同步。PLL2 R 的同步始终来自 SYNC 引脚。 0:未启用 1:启用 | |
2 | FIN0_DIV2_EN | 0 | 设置输入路径以使用或绕过除以 2。 0:已绕过 (÷1) 1:已分频 (÷2) | |
1:0 | FIN0_INPUT_TYPE | 0 | 为使用的硬件接口输入类型编程。 | |
字段值 | 定义 | |||
0 (0x00) | 差分输入 | |||
1 (0x01) | 单端输入 (FIN0_P) | |||
2 (0x02) | 单端输入 (FIN0_N) | |||
3 (0x03) | 保留 |