ZHCSQ64 October 2023 LMK04714-Q1
PRODUCTION DATA
动态数字延迟允许时钟的相位相对于彼此改变,并且对时钟信号的影响很小。
对于器件时钟分频器,实现此目标的方式是用一个周期内比常规分频器大 1 的备用分频值替换常规时钟分频器。对于 DDLYdX_EN = 1 的所有输出,进行这种替换的次数等于编程到 DDLYd_STEP_CNT 字段中的值。
对于 SYSREF 分频器,用备用分频值替换常规分频值。如果 DDLYd_SYSREF_EN = 1,进行这种替换的次数等于编程到 DDLYd_STEP_CNT 中的值。要像器件时钟分频器那样实现一个周期延迟,请将 SYSREF_DDLY 值设置为比 SYSREF_DIV+SYSREF_DIV/2 大 1 的值。例如,对于 SYSREF 分频器 100,要实现 1 个周期延迟,则 SYSREF_DDLY = 100 + 50 + 1 = 151。
使用动态数字延迟特性时,CLKin_OVERRIDE 必须设置为 0。