ZHCSQ64 October 2023 LMK04714-Q1
PRODUCTION DATA
PLL2_N_CAL[17:0]
PLL2 在频率校准期间从不使用 0 延迟。这些寄存器中包含在级联 0 延迟模式校准期间与 PLL2 预分频器一起使用的 PLL2 N 分频器值。校准完成后,PLL2 将使用 PLL2_N 值。当 PLL2_NCLK_MUX = 1 时,会出现级联 0 延迟模式。
MSB | — | LSB |
---|---|---|
0x163[1:0] / PLL2_N_CAL[17:16] | 0x164[7:0] / PLL2_N_CAL[15:8] | 0x165[7:0] / PLL2_N_CAL[7:0] |
寄存器 | 位 | 名称 | POR 默认值 | 说明 | |
---|---|---|---|---|---|
0x163 | 7:2 | 不适用 | 0 | 保留 | |
0x163 | 1:0 | PLL2_N _CAL[17:16] | 0 | 字段值 | 分频值 |
0 (0x00) | 无效 | ||||
0x164 | 7:0 | PLL2_N_CAL[15:8] | 0 | 1 (0x01) | 1 |
2 (0x02) | 2 | ||||
0x165 | 7:0 | PLL2_N_CAL[7:0] | 12 | ... | ... |
262,143 (0x3FFFF) | 262,143 |