ZHCSQ64 October 2023 LMK04714-Q1
PRODUCTION DATA
图 8-14 显示了 0 延迟单环路模式的用例。此配置与单环路模式的不同之处在于,PLL2 的反馈由时钟输出驱动,而不是直接由 VCO 输出驱动。
图 8-14 列出了设置具有 0 延迟模式的 PLL2 单环路所需进行的编程。
字段 | 寄存器 地址 |
功能 | 值 | 选择值 |
---|---|---|---|---|
PLL1_PD | 0x140[7] | 关闭 PLL1 的电源 | 1 | 已断电 |
VCO_LDO_PD | 0x140[6] | 关闭 VCO_LDO 的电源 | 0 | 已上电 |
VCO_PD | 0x140[5] | 关闭 VCO 的电源 | 0 | 已上电 |
PLL2_PRE_PD | 0x173[6] | 关闭 PLL2 预分频器的电源 | 0 | 已上电 |
PLL2_PD | 0x173[5] | 关闭 PLL2 的电源 | 0 | 已上电 |
OSCin_PD | 0x140[4] | 关闭 OSCin 端口的电源 | 0 | 已上电 |
PLL2_NCLK_MUX | 0x13F[5] | 选择 PLL2 N 分频器的输入 | 1 | 反馈多路复用器 |
PLL2_RCLK_MUX | 0x13F[7] | 选择 PLL2 的参考源 | 0 | OSCin |
FB_MUX_EN | 0x13F[0] | 启用反馈多路复用器 | 1 | 启用 |
VCO_MUX | 0x138[6:5] | 选择 VCO 0、1 或外部 VCO | 0 或 1 | VCO0 或 VCO1 |