ZHCSQ64 October 2023 LMK04714-Q1
PRODUCTION DATA
器件时钟分频器最多可驱动两个输出,即一个偶数 (X) 时钟输出和一个奇数 (Y) 时钟输出。分频是一个 10 位的数字,分为两个寄存器。
MSB | LSB |
---|---|
0x0102[1:0] = DCLK0_1_DIV[9:8] | 0x100[7:0] = DCLK0_1_DIV[7:0] |
0x010A[1:0] = DCLK2_3_DIV[9:8] | 0x108[7:0] = DCLK2_3_DIV[7:0] |
0x0112[1:0] = DCLK4_5_DIV[9:8] | 0x110[7:0] = DCLK4_5_DIV[7:0] |
0x011A[1:0] = DCLK6_7_DIV[9:8] | 0x118[7:0] = DCLK6_7_DIV[7:0] |
0x0122[1:0] = DCLK8_9_DIV[9:8] | 0x120[7:0] = DCLK8_9_DIV[7:0] |
0x012A[1:0] = DCLK10_11_DIV[9:8] | 0x128[7:0] = DCLK10_11_DIV[7:0] |
0x0132[1:0] = DCLK12_13_DIV[9:8] | 0x130[7:0] = DCLK12_13_DIV[7:0] |
寄存器 | 位 | 名称 | POR 默认值 | 说明 | |
---|---|---|---|---|---|
0x102、0x10A、0x112、0x11A、0x122、0x12A、0x132 | 1:0 | DCLKX_Y_DIV[9:8] | X_Y = 0_1 → 2 X_Y = 2_3 → 4 X_Y = 4_5 → 8 X_Y = 6_7 → 8 X_Y = 8_9 → 8 X_Y = 10_11 → 8 X_Y = 12_13 → 2 | DCLKX_Y_DIV 设置时钟输出的分频值,分频可以是偶数或奇数。如果启用占空比校正 (DCC),则偶数或奇数分频都会输出一个 50% 占空比的时钟。 | |
0x100、0x108、0x110、0x118、0x120、0x128、0x130 | 7:0 | DCLKX_Y_DIV[7:0] | |||
字段值 | 分频器值 | ||||
0 (0x00) | 保留 | ||||
1 (0x01) | 1 (1) | ||||
2 (0x02) | 2 | ||||
... | ... | ||||
1022 (0x3FE) | 1022 | ||||
1023 (0x3FF) | 1023 |