ZHCSQ64 October 2023 LMK04714-Q1
PRODUCTION DATA
支持两种类型的 0 延迟模式。
级联 0 延迟模式在 PLL2 输入时钟 (OSCIN) 相位与反馈多路复用器选择的时钟输出相位之间建立一个固定的确定性相位关系。0 延迟反馈使用来自 CLKOUT6、CLKOUT8 或 SYSREF 的内部反馈。0 延迟反馈也可以源于通过 FBCLKIN 引脚提供的外部反馈。FB_MUX 选择反馈源。OSCIN 与反馈时钟之间具有固定的确定性相位关系,因此 OSCout 与反馈时钟之间也具有固定的确定性相位关系。在此模式下,PLL1 输入时钟 (CLKINx) 与 PLL2 输入时钟 (OSCIN) 之间也具有固定的确定性相位关系;因此,从 CLKINx 到时钟输出的所有时钟之间都具有固定的确定性相位关系。
嵌套 0 延迟模式在 PLL1 输入时钟 (CLKINx) 相位与反馈多路复用器选择的时钟输出相位之间建立一个固定的确定性相位关系。0 延迟反馈使用来自 CLKOUT6、CLKOUT8 或 SYSREF 的内部反馈。0 延迟反馈也可以源于通过 FBCLKIN 端口提供的外部反馈。FB_MUX 选择反馈源。
在不使用 0 延迟模式的情况下,根据时钟输出分频值,从时钟输入到时钟输出将有 n 个可能的固定相位关系。
使用外部 0 延迟反馈会将可用时钟输入的数量减一。