ZHCSQ64 October 2023 LMK04714-Q1
PRODUCTION DATA
MSB | LSB |
---|---|
0x16A[5:0] / PLL2_DLD_CNT[13:8] | 0x16B[7:0] / PLL2_DLD_CNT[7:0] |
该寄存器具有 PLL2 DLD 计数器的值。
寄存器 | 位 | 名称 | POR 默认值 | 说明 | |
---|---|---|---|---|---|
0x16A | 7 | 不适用 | 0 | 保留 | |
0x16A | 5:0 | PLL2_DLD _CNT[13:8] | 32 | PLL2 的参考和反馈必须在 PLL2_WND_SIZE 指定的相位误差窗口内持续 PLL2_DLD_CNT 个周期,才能断言 PLL2 数字锁定检测。 | |
字段值 | 分频值 | ||||
0 (0x00) | 无效 | ||||
1 (0x01) | 1 | ||||
0x16B | 7:0 | PLL2_DLD_CNT | 0 | 2 (0x02) | 2 |
3 (0x03) | 3 | ||||
... | ... | ||||
16,382 (0x3FFE) | 16,382 | ||||
16,383 (0x3FFF) | 16,383 |