ZHCSQ64 October 2023 LMK04714-Q1
PRODUCTION DATA
SYSREF 分频器包括一个数字延迟块,此延迟块允许相对于器件时钟的全局相移。
每个时钟输出对包括一个本地 SYSREF 模拟和数字延迟,用于对每个 SYSREF 时钟进行独特的相位调整。
本地模拟延迟可以实现大约 21ps 的步进调整。开启模拟延迟会在时钟路径中增加额外 124ps 的延迟。数字延迟步长最多可以缩短到时钟分配路径周期的一半。例如,3.2GHz VCO 频率可产生 156.25ps 步长。
本地数字延迟和半步进让 SYSREF 输出可以从 1.5 个时钟分配路径周期延迟到 11 个时钟分配路径周期。