ZHCSQ64 October 2023 LMK04714-Q1
PRODUCTION DATA
引脚 | I/O | 类型 | 说明 | |
---|---|---|---|---|
编号 | 名称 | |||
1 | VCC5_DIG | - | PWR | 数字电路的电源。 |
2 | CLKIN1_P/FIN1_P/FBCLKIN_P | I | ANLG | CLKIN1_P:PLL1 的参考时钟输入端口 1。FIN1_P:外部 VCO 输入或时钟分配输入。FBCLKIN_P:外部时钟反馈输入的反馈输入(0 延迟模式)。 |
3 | CLKIN1_N | I | ANLG | PLL1 的参考时钟输入端口 1。 |
FIN1_N | 外部 VCO 输入或时钟分配输入。 | |||
FBCLK_N | 外部时钟反馈输入的反馈输入(0 延迟模式)。 | |||
4 | VCC6_PLL1 | - | PWR | PLL1 的电源、电荷泵 1、保持 DAC |
5 | CLKIN0_P | I | ANLG | PLL1 的参考时钟输入端口 0。 |
6 | CLKIN0_N | |||
7 | VCC7_OSCOUT | - | PWR | OSCOUT 引脚的电源。 |
8 | OSCOUT_P | I/O | 可编程 | OSCIN 引脚的缓冲输出 |
CLKIN2_P | PLL1 的参考时钟输入端口 2。 | |||
9 | OSCOUT_N | I/O | 可编程 | OSCIN 引脚的缓冲输出 |
CLKIN2_N | PLL1 的参考时钟输入端口 2。 | |||
10 | VCC8_OSCIN | - | PWR | OSCIN 电源 |
11 | OSCIN_P | I | ANLG | PLL1 的反馈和 PLL2 的基准输入。交流耦合。 |
12 | OSCIN_N | |||
13 | VCC9_CP2 | - | PWR | PLL2 电荷泵的电源。 |
14 | CPOUT2 | O | ANLG | 电荷泵 2 输出。 |
15 | VCC10_PLL2 | - | PWR | PLL2 的电源。 |
16 | STATUS_LD2 | I/O | 可编程 | 可编程状态引脚。 |
17 | CLKOUT9_P | O | 可编程 | 时钟输出 9。对于 JESD204B/C 系统,建议使用 SYSREF 时钟。(1)可编程格式:CML、LVPECL、LCPECL、LVDS 或 2xLVCMOS。 |
18 | CLKOUT9_N | |||
19 | CLKOUT8_P | O | 可编程 | 时钟输出 8。对于 JESD204B/C 系统,建议使用器件时钟。(1)可编程格式:CML、LVPECL、LCPECL、LVDS 或 2xLVCMOS。 |
20 | CLKOUT8_N | |||
21 | VCC11_CG3 | - | PWR | 时钟输出 8、9、10 和 11 的电源。 |
22 | CLKOUT10_P | O | 可编程 | 时钟输出 10。对于 JESD204B/C 系统,建议使用器件时钟。(1)可编程格式:CML、LVPECL、LCPECL、LVDS 或 2xLVCMOS。 |
23 | CLKOUT10_N | |||
24 | CLKOUT11_P | O | 可编程 | 时钟输出 11。对于 JESD204B/C 系统,建议使用 SYSREF 时钟。(1)可编程格式:CML、LVPECL、LCPECL、LVDS 或 2xLVCMOS。 |
25 | CLKOUT11_N | |||
26 | CLKIN_SEL0 | I/O | 可编程 | 可编程状态引脚。 |
27 | CLKIN_SEL1 | I/O | 可编程 | 可编程状态引脚。 |
28 | CLKOUT13_P | O | 可编程 | 时钟输出 13。对于 JESD204B/C 系统,建议使用 SYSREF 时钟。(1)可编程格式:CML、LVPECL、LCPECL、LVDS 或 2xLVCMOS。 |
29 | CLKOUT13_N | |||
30 | CLKOUT12_P | O | 可编程 | 时钟输出 12。对于 JESD204B/C 系统,建议使用器件时钟。(1)可编程格式:CML、LVPECL、LCPECL 或 LVDS。 |
31 | CLKOUT12_N | |||
32 | VCC12_CG0 | - | PWR | 时钟输出 0、1、12 和 13 的电源。 |
33 | CLKOUT0_P | O | 可编程 | 时钟输出 0。对于 JESD204B/C 系统,建议使用器件时钟。(1)可编程格式:CML、LVPECL、LCPECL 或 LVDS。 |
34 | CLKOUT0_N | |||
35 | CLKOUT1_P | O | 可编程 | 时钟输出 1。对于 JESD204B/C 系统,建议使用 SYSREF 时钟。可编程格式:CML、LVPECL、LCPECL、LVDS 或 2xLVCMOS。 |
36 | CLKOUT1_N | |||
37 | RESET/GPO | I | CMOS | 器件复位输入或 GPO |
38 | SYNC/SYSREF_REQ | I | CMOS | 用于请求连续 SYSREF 的同步输入或 SYSREF_REQ。 |
39 | GND | - | GND | 该引脚应接地。 |
40 | FIN0_P | I | ANLG | 用于外部 VCO 或时钟分配的高速输入。对于大于 3250MHz 的频率,支持 /2。 |
41 | FIN0_N | |||
42 | VCC1_VCO | - | PWR | 用于 VCO 和时钟分配的电源。 |
43 | LDOBYP1 | - | ANLG | LDO 旁路,通过 10µF 电容器旁路至接地。 |
44 | LDOBYP2 | - | ANLG | LDO 旁路,通过 0.1µF 电容器旁路至接地。 |
45 | CLKOUT3_P | O | 可编程 | 时钟输出 3。对于 JESD204B/C 系统,建议使用 SYSREF 时钟。(1)可编程格式:CML、LVPECL、LCPECL、LVDS 或 2xLVCMOS。 |
46 | CLKOUT3_N | |||
47 | CLKOUT2_P | O | 可编程 | 时钟输出 2。对于 JESD204B/C 系统,建议使用器件时钟。可编程格式:CML、LVPECL、LCPECL 或 LVDS。 |
48 | CLKOUT2_N | |||
49 | VCC2_CG1 | - | PWR | 时钟输出 2 和 3 的电源。 |
50 | CS# | I | CMOS | 片选 |
51 | SCK | I | CMOS | SPI 时钟 |
52 | SDIO | I/O | CMOS | SPI 数据 |
53 | VCC3_SYSREF | - | PWR | SYSREF 分频器和 SYNC 的电源。 |
54 | CLKOUT5_P | O | 可编程 | 时钟输出 5。对于 JESD204B/C 系统,建议使用 SYSREF 时钟。(1)可编程格式:CML、LVPECL、LCPECL、LVDS 或 2xLVCMOS。 |
55 | CLKOUT5_N | |||
56 | CLKOUT4_P | O | 可编程 | 时钟输出 4。对于 JESD204B/C 系统,建议使用器件时钟。(1)可编程格式:CML、LVPECL、LCPECL 或 LVDS。 |
57 | CLKOUT4_N | |||
58 | VCC4_CG2 | - | PWR | 时钟输出 4、5、6 和 7 的电源。 |
59 | CLKOUT6_P | O | 可编程 | 时钟输出 6。对于 JESD204B/C 系统,建议使用器件时钟。(1)可编程格式:CML、LVPECL、LCPECL 或 LVDS。 |
60 | CLKOUT6_N | |||
61 | CLKOUT7_P | O | 可编程 | 时钟输出 7。对于 JESD204B/C 系统,建议使用 SYSREF 时钟。(1)可编程格式:CML、LVPECL、LCPECL、LVDS 或 2xLVCMOS。 |
62 | CLKOUT7_N | |||
63 | STATUS_LD1 | I/O | 可编程 | 可编程状态引脚。 |
64 | CPOUT1 | O | ANLG | 电荷泵 1 输出。 |
DAP | DAP | - | GND | 裸片连接焊盘,连接至 GND。 |