这些工具会自动配置仿真以满足给定的输入和输出频率要求,并对其他参数做出假设以提供一些默认仿真。但是,用户可以选择进行调整以更准确地对其应用进行仿真。例如:
- 输入外部 VCXO(甚至可能外部 VCO)使用的器件的 VCO 增益。
- 调整电荷泵电流以帮助选择环路滤波器元件。电荷泵电流越低,元件就越小,但可能增加泄漏的影响,并且在最低值时会降低 PLL 相位噪声性能。
- Clock Architect 允许为参考或 VCXO 块加载自定义相位噪声图。通常会为 CLKin 输入自定义相位噪声图,以将参考相位噪声与器件相匹配;还可以提供 VCXO 的相位噪声图,以匹配所用的 VCXO 的性能。为了改善仿真精度和优化环路滤波器设计,请务必加载这些自定义噪声曲线以在实际应用中使用。
- PLLatinum™ 仿真工具也可用于设计和仿真环路滤波器。