ZHCSQ64 October 2023 LMK04714-Q1
PRODUCTION DATA
频率规划是指为输出合理分配频率以实现杂散最小化。杂散随输出频率、输出格式和输出分配而变化。杂散可以从一个输出直接耦合到下一个输出,也可以由混合产物引起。例如,如果一个输出为 3GHz,另一个输出为 750MHz,则可以看到通过 3GHz 输出耦合的 750MHz 杂散。在某些情况下,还可能在两个频率的最大公约数频率(本例中为 250MHz)处出现杂散。无论哪种情况,选择将 3GHz 和 750MHz 频率分配给哪个输出都会对杂散产生影响。
Factor(降额系数) | 通用指南和提示 |
---|---|
输出频率 | 在某种程度上,较高的频率往往会更强地耦合到其他输出,但旁路会影响这一点。 |
输出格式 | 更强的信号和单端信号往往会更强地耦合到其他输出。LVDS 的耦合往往也弱于 LVPECL。对于 LVCMOS,请考虑使用输出的两侧,一侧与另一侧反相(正常/反相)以最大限度减少串扰。 |
向输出分配频率 (频率规划) | 物理距离更近且共用同一电源的输出往往会产生更强的串扰。输出可由电源按照以下方式进行分组:时钟组 0:(CLK0、CLK1、CLK12、CLK13),时钟组 1:(CLK2、CLK3),时钟组 2(CLK4、CLK5、CLK6、CLK7),时钟组 3(CLK8、CLK9、CLK10、CLK11)。使用频率规划尽可能降低给最关键输出带来的杂散电平。 |
频率规划涉及试错,但在规划时有一些策略。尝试确保将相同的频率放置在串扰最强的输出上,并将不同的频率放置在串扰较弱的输出上
CLK0、CLK1 | CLK2、CLK3 | CLK4、CLK5 | CLK6、CLK7 | CLK8、CLK9 | CLK10、CLK11 | CLK12、CLK13 | |||||||
CLK0、CLK1 | 不适用 | M | L | L | L | M | H | ||||||
CLK2、CLK3 | M | 不适用 | M | L | L | M | M | ||||||
CLK4、CLK5 | L | M | 不适用 | H | L | M | M | ||||||
CLK6、CLK7 | L | L | H | 不适用 | L | M | M | ||||||
CLK8、CLK9 | L | L | L | L | 不适用 | H | M | ||||||
CLK10、CLK11 | M | M | M | M | H | 不适用 | H | ||||||
CLK12、CLK13 | H | M | M | M | M | H | 不适用 |
L = 低串扰,M = 中等串扰,H = 高串扰