ZHCSV24 March 2024 LMK05318B-Q1
PRODUCTION DATA
在仅 APLL 模式下,外部 XO 输入源决定了输出时钟的自由运行频率稳定性和精度。BAW VCO1 决定了 12kHz 至 20MHz 积分频带内的 APLL1 输出时钟相位噪声和抖动性能,不受 XO 输入的频率和抖动影响。
上电复位和初始化后,仅 APLL 模式的工作原理如下。如果 APLL2 处于级联模式,如图 7-5 所示,则在 APLL2 锁定时,VCO1 保持在 2.5GHz 的标称中心频率下。然后,APLL1 将 VCO1 频率锁定到外部 XO 输入,并在自由运行模式下运行。未使用 DPLL 块,不会影响 APLL。VCO2 跟踪 VCO1 域。级联 APLL2 提供来自 VCO1 的高频、超低抖动基准时钟,从而更大限度地减少 APLL2 带内相位噪声或抖动影响,如果 APLL2 基准来自具有低频和/或高相位噪底的 XO/TCXO/OCXO,则会出现这种影响。
如果 APLL2 未级联(如图 7-4 所示),VCO2 会在初始化后锁定到 XO 输入,并独立于 DPLL/APLL1 域运行。