ZHCSV24 March 2024 LMK05318B-Q1
PRODUCTION DATA
锁定后,APLL1 输出时钟的频率和相位锁定到选定的 DPLL 输入时钟。锁定 DPLL 时,APLL1 输出时钟不受 XO 输入上的频率漂移的影响。DPLL 具有可编程频锁检测器和相锁检测器来指示频锁丢失 (LOFL) 和相锁丢失 (LOPL) 状态标志,这些状态标志可通过状态引脚或状态位进行观察。检测到频锁 (LOFL → 0) 后,调优字历史记录监控器(如果启用)开始累积历史平均值计算数据以用于确定进入保持模式时的初始输出频率精度。