ZHCSV24 March 2024 LMK05318B-Q1
PRODUCTION DATA
基准输入(PRIREF 和 SECREF)可以接受差分或单端时钟。每个输入都具有可编程的输入类型、端接和直流耦合输入偏置配置,如图 7-7 所示。每个输入缓冲器会驱动 DPLL 块的基准输入多路复用器。DPLL 输入多路复用器可以从任何基准输入中进行选择。DPLL 可以在不同频率的输入之间切换,前提是这些输入可以通过 DPLL R 分频器分频为一个公共频率。基准输入路径还会驱动各种检测器块以进行基准输入监控和验证。
表 7-2 列出了常见时钟接口类型的基准输入缓冲器配置。
xxxREF_TYPE (R46[3:0]/R46[7:4]) | xxxREF_DC_ MODE (R40[2]/(R40[3]) | 输入类型 | 内部开关设置 | ||
---|---|---|---|---|---|
内部端接 (S1、S2)(1) | LVCMOS 压摆率检测 (S4)(2) | LVCMOS 内部交流电容器旁路模式 (S5)(3) | |||
0x00 | 0x00 | 差分 (外部直流耦合或交流耦合、内部交流耦合) | 关断 | 关断 | 关断 |
0x03 | 0x00 | 差分 (外部直流耦合或交流耦合、通过 100Ω 内部端接和交流耦合) | 100Ω | 关断 | 关断 |
0x04 | 0x00 | HCSL (外部直流耦合、通过 50Ω 内部端接和交流耦合) | 50Ω | 关断 | 关断 |
0x08 | 0x00 | LVCMOS (外部直流耦合、内部交流耦合) | 关断 | 导通 | 关断 |
0x08 | 0x01 | LVCMOS (外部直流耦合、内部直流耦合) | 关断 | 关断 | 导通 |
0x0C | 0x00 | 单端 (外部直流耦合、通过 50Ω 内部端接和交流耦合) | 50Ω | 导通 | 关断 |