ZHCSV24 March 2024 LMK05318B-Q1
PRODUCTION DATA
每个时钟输出可单独配置为一个差分驱动器 (AC-LVDS/CML/LVPECL)、HCSL 驱动器,或 1.8V LVCMOS 驱动器(每对两个)。可以禁用未使用的时钟输出来省电。
每个输出通道都有自己的内部 LDO 稳压器,可提供出色的 PSNR 并更大限度减少由电源噪声引起的抖动和杂散。OUT[0:1] 通道(多路复用器、分频器和驱动器)通过单个输出电源引脚 (VDDO_01) 供电,OUT[2:3] 通道 (VDDO_23) 也是如此。每个 OUT[4:7] 通道都有一个输出电源引脚 (VDDO[4:7])。每个输出电源可由 1.8V、2.5V 或 3.3V 电源单独供电,从而获得差分或 HCSL 输出,或者由 1.8V 电源供电来获得 LVCMOS 输出。
对于差分和 HCSL 驱动器模式,由于通道存在内部 LDO 稳压器,输出时钟规格(例如输出摆幅、相位噪声和抖动)对 VDDO_x 电压不敏感。当输出通道处于未通电状态时,通道的输出不会生成任何时钟。
OUTx_FMT (R51[5:0] / R52[5:0] / R54[5:0] / R55[5:0] / R57[5:0] / R59[5:0] / R61[5:0] / R63[5:0]) | 输出格式(1) |
---|---|
00h | 禁用(断电) |
10h | AC-LVDS |
14h | AC-CML |
18h | AC-LVPECL |
2Ch | HCSL(外部 50Ω 至 GND) |
2Dh | HCSL(内部 50Ω 至 GND) |
30h | LVCMOS (HiZ/HiZ) |
32h | LVCMOS (HiZ/–) |
33h | LVCMOS (HiZ/+) |
35h | LVCMOS(低/低) |
38h | LVCMOS (–/HiZ) |
3Ah | LVCMOS (–/–) |
3Bh | LVCMOS (–/+) |
3Ch | LVCMOS (+/HiZ) |
3Eh | LVCMOS (+/–) |
3Fh | LVCMOS (+/+) |