ZHCSV24 March 2024 LMK05318B-Q1
PRODUCTION DATA
六个输出通道中的每个通道在输出多路复用器之后都有一个输出分频器。OUT[0:1] 通道有一个输出分频器,与 OUT[2:3] 通道输出分频器类似。每个 OUT[4:7] 通道都有一个独立的输出分频器。输出分频器用于从输出多路复用器选择的源生成最终时钟输出频率。
每个 OUT[0:6] 通道都有一个 8 位分频器 (Od),可以支持 10MHz 至 800MHz 的输出频率(或高达所配置输出驱动器类型所支持的最大频率)。可以配置 PLL 后分频器和输出分频器来实现更高的时钟频率,但驱动器的输出摆幅会超出规格。
OUT7 通道有级联 8 位 (OD) 和 24 位 (OD2) 输出分频器,可支持 1Hz (1PPS) 至 800MHz 的输出频率。OUT7 总分频值是级联分频器值的乘积 (OD×OD2)。
每个输出分频器均由用于时钟输出驱动器的同一个 VDDO_x 电源供电。如果不使用输出分频器,可将其断电以实现省电。对于 OUT[0:1] 或 OUT[2:3] 通道,当禁用两个输出驱动器时,输出分频器会自动断电。对于任何 OUT[4:7] 通道,当禁用输出驱动器时,输出分频器自动断电。为了使输出分频器正常运行,输出分频器的时钟频率必须低于 3GHz。