ZHCSV24 March 2024 LMK05318B-Q1
PRODUCTION DATA
参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | |
---|---|---|---|---|---|---|
电源特性 | ||||||
IDD_DIG | 内核电流消耗 (VDD_DIG) |
21 | mA | |||
IDD_IN | 内核电流消耗 (VDD_IN) |
43 | mA | |||
IDD_PLL1 | 内核电流消耗 (VDD_PLL1) |
启用 DPLL 和 APLL1 | 110 | mA | ||
IDD_XO | 内核电流消耗 (VDD_XO) |
20 | mA | |||
IDD_PLL2 | 内核电流消耗 (VDD_PLL2) |
禁用 APLL2 | 18.5 | mA | ||
启用 APLL2 | 120 | mA | ||||
IDDO_x | 每个通道的输出电流消耗(3) (VDDO_x) |
启用输出多路复用器和分频器,不包括驱动器 分频器值 = 2 至 6 |
65 | mA | ||
启用输出多路复用器和分频器,不包括驱动器 分频器值 > 6 |
70 | mA | ||||
AC-LVDS | 11 | mA | ||||
AC-CML | 16 | mA | ||||
AC-LVPECL | 18 | mA | ||||
HCSL、50Ω 负载至 GND | 25 | mA | ||||
1.8V LVCMOS (x2)、100MHz | 4.7 | mA | ||||
IDDPDN | 总电流消耗(所有 VDD 和 VDDO 引脚,3.3V) | 器件断电(PDN 引脚保持低电平) | 56 | 75 | mA | |
XO 输入特性 (XO) | ||||||
fIN | 输入频率范围 | 10 | 100 | MHz | ||
VIN-SE | 单端输入电压摆幅 | 单端输入,内部交流耦合 | 0.4 | 2.6 | Vpp | |
VIN-DIFF | 差分输入峰峰值电压摆幅(16) | 差分输入 | 0.4 | 2 | Vpp | |
VID | 差分输入电压摆幅(12) | 差分输入 | 0.2 | 1 | |V| | |
dV/dt | 输入压摆率(14) | 0.2 | 0.5 | V/ns | ||
IDC | 输入占空比 | 40 | 60 | % | ||
IIN | 输入漏电流 | 禁用 50Ω 和 100Ω 内部端接 | -350 | 350 | µA | |
基准输入特性(PRIREF、SECREF) | ||||||
fIN | 输入频率范围 | 差分输入(4) | 5 | 800 | MHz | |
LVCMOS 输入 | 1E–6 | 250 | MHz | |||
VIH | 输入高电压 | 直流耦合输入 | 1.8 | V | ||
VIL | 输入低电压 | 直流耦合输入 | 0.6 | V | ||
VIN-SE | 单端输入电压摆幅 | 交流耦合输入 | 0.4 | 2.6 | Vpp | |
VIN-DIFF | 差分输入峰峰值电压摆幅(16) | 差分输入,VHYST = 50mV | 0.4 | 2 | Vpp | |
差分输入,VHYST = 200mV | 0.7 | 2 | Vpp | |||
VID | 差分输入电压摆幅(12) | 差分输入,VHYST = 50mV | 0.2 | 1 | V | |
差分输入,VHYST = 200mV | 0.35 | 1 | V | |||
dV/dt | 输入压摆率(14) | 0.2 | 0.5 | V/ns | ||
IIN | 输入漏电流 | 禁用 50Ω 和 100Ω 内部端接 | -350 | 350 | µA | |
VCO 特性 | ||||||
fVCO1 | VCO1 频率范围 | 2499.75 | 2500 | 2500.25 | MHz | |
fVCO2 | VCO2 频率范围 | 5500 | 6250 | MHz | ||
|ΔTCL| | 连续锁定的容许温漂 | 对锁定进行编程后,不允许更改输出配置以提供连续锁定 | 125 | ℃ | ||
APLL 特性 | ||||||
fPD1 | APLL1 相位检测器频率 | 1 | 100 | MHz | ||
fPD2 | APLL2 相位检测器频率 | 12 | 150 | MHz | ||
tAPLL1-LOCK | APLL1 锁定时间(13) | 软复位或硬复位与 APLL1 输出 在 ±25ppm fXO = 48MHz、fPD1 = fXO/2 范围内保持稳定之间的时间 |
1.0 | ms | ||
tAPLL2-LOCK | APLL2 锁定时间(13) | 软复位或硬复位与 APLL2 输出 在 ±25ppm fXO = 48MHz、fPD2 = fXO/2 范围内保持稳定之间的时间 |
2.5 | ms | ||
软复位或硬复位与 APLL2 输出在 ±25ppm fXO = 48MHz、fPD2 = fVCO1/18 范围内保持稳定之间的时间 | 2.5 | ms | ||||
AC-LVDS 输出特性 (OUTx) | ||||||
fOUT | 输出频率(5) | 1250 | MHz | |||
VOD | 输出电压摆幅 (VOH - VOL) | 25Mhz ≤ fOUT ≤800MHz;156.25MHz 时的典型值 | 250 | 390 | 450 | mV |
fOUT = 50MHz | 285 | 400 | 450 | mV | ||
100MHz ≤ fOUT ≤ 200MHz | 275 | 390 | 450 | mV | ||
fOUT = 312.5MHz | 270 | 385 | 450 | mV | ||
fOUT = 625MHz | 250 | 310 | 450 | mV | ||
fOUT = 1250MHz | 280 | mV | ||||
VOUT-DIFF | 差分输入电压摆幅,峰峰值 | 2×VOD | Vpp | |||
VOS | 输出共模 | 100 | 430 | mV | ||
tSK | 输出到输出偏斜 | 相同的后分频器、输出分频值和输出类型 | 100 | ps | ||
tR/tF | 输出上升/下降时间(13) | 20% 至 80%,< 300MHz | 225 | 350 | ps | |
中心点附近 ±100mV,300MHz ≤ fOUT ≤800MHz | 85 | 250 | ps | |||
PNFLOOR | 输出相位噪底 | fOUT = 156.25MHz;fOFFSET > 10MHz | -160 | dBc/Hz | ||
ODC | 输出占空比(10) | 45 | 55 | % | ||
AC-CML 输出特性 (OUTx) | ||||||
fOUT | 输出频率(5) | 1250 | MHz | |||
VOD | 输出电压摆幅 (VOH - VOL) | 25MHz ≤ fOUT ≤ 800MHz;fOUT = 156.25MHz 时的典型值 | 400 | 600 | 800 | mV |
fOUT = 50MHz | 500 | 620 | 700 | mV | ||
100MHz ≤ fOUT ≤ 200MHz | 490 | 600 | 690 | mV | ||
fOUT = 312.5MHz | 480 | 580 | 680 | mV | ||
fOUT = 625MHz | 350 | 460 | 600 | mV | ||
fOUT = 1250MHz | 400 | mV | ||||
VOUT-DIFF | 差分输入电压摆幅,峰峰值 | 2×VOD | Vpp | |||
VOS | 输出共模 | 150 | 550 | mV | ||
tSK | 输出到输出偏斜 | 相同的后分频器、输出分频值和输出类型 | 100 | ps | ||
tR/tF | 输出上升/下降时间(13) | 20% 至 80%,< 300MHz | 225 | 300 | ps | |
中心点附近 ±100mV,300MHz ≤ fOUT ≤800MHz | 50 | 150 | ps | |||
PNFLOOR | 输出相位噪底 | fOUT = 156.25MHz;fOFFSET > 10MHz | -160 | dBc/Hz | ||
ODC | 输出占空比(10) | 45 | 55 | % | ||
AC-LVPECL 输出特性 (OUTx) | ||||||
fOUT | 输出频率(5) | 1250 | MHz | |||
VOD | 输出电压摆幅 (VOH - VOL) | 25MHz ≤ fOUT ≤ 800MHz;fOUT = 156.25MHz 时的典型值 | 450 | 780 | 1000 | mV |
fOUT = 50MHz | 660 | 810 | 920 | mV | ||
100MHz ≤ fOUT ≤ 200MHz | 640 | 780 | 900 | mV | ||
fOUT = 312.5MHz | 620 | 740 | 880 | mV | ||
fOUT = 625MHz | 500 | 620 | 760 | mV | ||
fOUT = 1250MHz | 510 | mV | ||||
VOUT-DIFF | 差分输入电压摆幅,峰峰值 | 2×VOD | Vpp | |||
VOS | 输出共模 | 300 | 700 | mV | ||
tSK | 输出到输出偏斜 | 相同的后分频器、输出分频值和输出类型 | 100 | ps | ||
tR/tF | 输出上升/下降时间(13) | 20% 至 80%,< 300MHz | 200 | 300 | ps | |
中心点附近 ±100mV,300MHz ≤ fOUT ≤800MHz | 35 | 100 | ps | |||
PNFLOOR | 输出相位噪底 | fOUT = 156.25MHz;fOFFSET > 10MHz | -162 | dBc/Hz | ||
ODC | 输出占空比(10) | 45 | 55 | % | ||
HCSL 输出特性 (OUTx) | ||||||
fOUT | 输出频率(5) | 625 | MHz | |||
VOH | 输出高电压 | fOUT ≤ 400MHz | 600 | 880 | mV | |
fOUT = 625MHz | 500 | 800 | mV | |||
VOL | 输出低电压 | -150 | 150 | mV | ||
tSK | 输出到输出偏斜 | 相同的后分频器、输出分频值和输出类型 | 100 | ps | ||
dV/dt | 输出压摆率(13) | 中心点附近 ±150mV,fOUT ≤ 400MHz | 1.6 | 4 | V/ns | |
PNFLOOR | 输出相位噪底 (fOFFSET > 10MHz) | 100MHz | -160 | dBc/Hz | ||
ODC | 输出占空比(10) | 45 | 55 | % | ||
1.8V LVCMOS 输出特性 | ||||||
fOUT | 输出频率 | OUT4、OUT5、OUT6 或 OUT7 | 1E–6 | 200 | MHz | |
VOH | 输出高电压 | IOH = 1mA | 1.2 | V | ||
VOL | 输出低电压 | IOL = 1mA | 0.4 | V | ||
IOH | 输出高电平电流 | -23 | mA | |||
IOL | 输出低电平电流 | 20 | mA | |||
tR/tF | 输出上升/下降时间 | 20% 至 80% | 250 | ps | ||
tSK | 输出到输出偏斜 | 相同的后分频器、输出分频值和输出类型 | 100 | ps | ||
输出到输出偏斜 | 相同的后分频器、输出分频值、LVCMOS-to-DIFF | 1.5 | ns | |||
PNFLOOR | 输出相位噪底 | fOUT = 66.66MHz;fOFFSET > 10MHz | -160 | dBc/Hz | ||
ODC | 输出占空比(10) | 45 | 55 | % | ||
ROUT | 输出阻抗 | 50 | Ω | |||
3 电平逻辑输入特性(HW_SW_CTRL、GPIO1、REFSEL、STATUS[1:0]) | ||||||
VIH | 输入高电压 | 1.4 | V | |||
VIM | 输入中电压 | 输入悬空,使用内部偏置且 PDN 拉至低电平 | 0.7 | 0.9 | V | |
VIL | 输入低电压 | 0.4 | V | |||
IIH | 输入高电流 | VIH = VDD | -40 | 40 | µA | |
IIL | 输入低电流 | VIL = GND | -40 | 40 | µA | |
2 电平逻辑输入特性(PDN、GPIO[2:0]、SDI、SCK、SCS) | ||||||
VIH | 输入高电压 | 1.2 | V | |||
VIL | 输入低电压 | 0.6 | V | |||
IIH | 输入高电流 | VIH = VDD | -40 | 40 | µA | |
IIL | 输入低电流 | VIL = GND | -40 | 40 | µA | |
逻辑输出特性(STATUS[1:0]、SDO) | ||||||
VOH | 输出高电压 | IOH = 1mA | 2.4 | V | ||
VOL | 输出低电压 | IOL = 1mA | 0.4 | V | ||
tR/tF | 输出上升/下降时间 | 20% 至 80%,LVCMOS 模式,1kΩ 至 GND | 500 | ps | ||
SPI 时序要求(SDI、SCK、SCS、SDO) | ||||||
fSCK | SPI 时钟速率 | 20 | MHz | |||
SPI 时钟速率;NVM 写入 | 5 | MHz | ||||
t1 | SCS 至 SCK 设置时间 | 10 | ns | |||
t2 | SDI 至 SCK 设置时间 | 10 | ns | |||
t3 | SDI 至 SCK 保持时间 | 10 | ns | |||
t4 | SCK 高电平时间 | 25 | ns | |||
t5 | SCK 低电平时间 | 25 | ns | |||
t6 | SCK 至 SDO 有效读回数据 | 20 | ns | |||
t7 | SCS 脉冲宽度 | 20 | ns | |||
t8 | SDI 至 SCK 保持时间 | 10 | ns | |||
与 I2C 兼容的接口特性(SDA、SCL) | ||||||
VIH | 输入高电压 | 1.2 | V | |||
VIL | 输入低电压 | 0.6 | V | |||
IIH | 输入漏电流 | -15 | 15 | µA | ||
VOL | 输出低电压 | IOL = 3mA | 0.3 | V | ||
fSCL | I2C 时钟速率 | 标准 | 100 | kHz | ||
快速模式 | 400 | |||||
tSU(START) | START 条件设置时间 | 在 SDA 为低电平之前 SCL 为高电平 | 0.6 | µs | ||
tH(START) | START 条件保持时间 | 在 SDA 为低电平之后 SCL 为低电平 | 0.6 | µs | ||
tW(SCLH) | SCL 脉冲宽度高电平 | 0.6 | µs | |||
tW(SCLL) | SCL 脉冲宽度低电平 | 1.3 | µs | |||
tSU(SDA) | SDA 设置时间 | 100 | ns | |||
tH(SDA) | SDA 保持时间 | 在 SCL 为低电平之后 SDA 有效 | 0 | µs | ||
tR(IN) | SDA/SCL 输入上升时间 | 300 | ns | |||
tF(IN) | SDA/SCL 输入下降时间 | 300 | ns | |||
tF(OUT) | SDA 输出下降时间 | CBUS ≤ 400pF | 300 | ns | ||
tSU(STOP) | STOP 条件设置时间 | 0.6 | µs | |||
tBUS | STOP 和 START 之间的总线空闲时间 | 1.3 | µs | |||
电源噪声抑制 (PSNR)/串扰杂散 | ||||||
PSNR50mV | 电源噪声引起的杂散 (VN = 50mVpp)(6)(7) | VDD = 3.3V,VDDO_x = 3.3V,156.25MHz,AC-DIFF 输出 | -83 | dBc | ||
VDD = 3.3V,VDDO_x = 3.3V,156.25MHz,HCSL 输出 | -78 | dBc | ||||
VDD = 3.3V,VDDO_x = 2.5V,156.25MHz,AC-DIFF 输出 | -73 | dBc | ||||
VDD = 3.3V,VDDO_x = 2.5V,156.25MHz,HCSL 输出 | -68 | dBc | ||||
PSNR25mV | 电源噪声引起的杂散 (VN = 25mVpp)(6)(7) | VDD = 3.3V,VDDO_x = 1.8V,156.25MHz,AC-DIFF 输出 | -63 | dBc | ||
VDD = 3.3V,VDDO_x = 1.8V,156.25MHz,HCSL 输出 | -58 | dBc | ||||
VDD = 3.3V,VDDO_x = 1.8V,156.25MHz,LVCMOS 输出 | -45 | dBc | ||||
SPURXTALK | 输出到输出串扰(相邻通道)引起的杂散电平(7) | fOUTx = 156.25MHz,fOUTy = 155.52MHz,交流 | -75 | dBc | ||
PLL 时钟输出性能特征 | ||||||
RJ | RMS 相位抖动(12kHz 至 20MHz) | 来自 APLL1 的 625MHz AC-DIFF 输出,fXO = 48MHz,fPD1 = fXO/2,fVCO1 = 2.5GHz | 50 | 80 | fs RMS | |
RJ | RMS 相位抖动(12kHz 至 20MHz) | 来自 APLL1 的 625MHz AC-DIFF 输出,fXO = 48MHz,fPD1 = fXO/2,fVCO1 = 2.5GHz fVCO1 = 2.5GHz;VDDO= 3.3V,电源纹波 VN ≤ 50mV,100kHz ≤ FN ≤ 10MHz | 55 | 100 | fs RMS | |
RJ | RMS 相位抖动(12kHz 至 20MHz) | 来自 APLL1 的 312.5MHz AC-DIFF 输出,fXO = 48MHz,fPD1 = fXO/2,fVCO1 = 2.5GHz | 50 | 80 | fs RMS | |
RJ | RMS 相位抖动(12kHz 至 20MHz) | 来自 APLL1 的 312.5MHz AC-DIFF 输出,fXO = 48MHz,fPD1 = fXO/2,fVCO1 = 2.5GHz fVCO1 = 2.5GHz;VDDO= 3.3V,电源纹波 VN ≤ 50mV,100kHz ≤ FN ≤ 10MHz | 55 | 110 | fs RMS | |
RJ | RMS 相位抖动(12kHz 至 20MHz) | 来自 APLL1 的 156.25MHz AC-LVPECL 输出,fXO = 48MHz,fPD1 = fXO/2,fVCO1 = 2.5GHz | 60 | 90 | fs RMS | |
RJ | RMS 相位抖动(12kHz 至 20MHz) | 来自 APLL1 的 156.25MHz AC-LVPECL 输出,fXO = 48MHz,fPD1 = fXO/2,fVCO1 = 2.5GHz;VDDO = 3.3V,电源纹波 ≤ 50mV,100kHz ≤ FN ≤ 10MHz | 65 | 135 | fs RMS | |
RJ | RMS 相位抖动(12kHz 至 20MHz),不包括输出串扰杂散 | 来自 OUT4、OUT5、OUT6 和 OUT7 上的 APLL2 的 155.52MHz AC-LVPECL 输出。来自所有其他输出上的 APLL1 的 156.25MHz。fXO = 48MHz,fPD1 = fXO/2,fVCO1 = 2.5GHz,fPD2 = fVCO1/18,fVCO2 = 5.59872GHz | 125 | 200 | fs RMS | |
RJ | RMS 相位抖动(12kHz 至 20MHz) | 来自 OUT4、OUT5、OUT6 和 OUT7 上的 APLL2 的 155.52MHz AC-LVPECL 输出。来自所有其他输出上的 APLL1 的 156.25MHz。fXO = 48MHz,fPD1 = fXO/2,fVCO1 = 2.5GHz,fPD2 = fVCO1/18,fVCO2 = 5.59872GHz | 145 | fs RMS | ||
RJ | RMS 相位抖动(12kHz 至 20MHz),不包括输出串扰杂散 | 来自 OUT4、OUT5、OUT6 和 OUT7 上的 APLL2 的 153.6MHz AC-LVPECL 输出。来自所有其他输出上的 APLL1 的 156.25MHz。fXO = 48MHz,fPD1 = fXO/2,fVCO1 = 2.5GHz,fPD2 = fVCO1/18,fVCO2 = 5.5296GHz | 125 | 200 | fs RMS | |
RJ | RMS 相位抖动(12kHz 至 20MHz) | 来自 OUT4、OUT5、OUT6 和 OUT7 上的 APLL2 的 153.6MHz AC-LVPECL 输出。来自所有其他输出上的 APLL1 的 156.25MHz。fXO = 48MHz,fPD1 = fXO/2,fVCO1 = 2.5GHz,fPD2 = fVCO1/18,fVCO2 = 5.5296GHz | 150 | fs RMS | ||
BW | DPLL 带宽范围(8) | 已编程的带宽设置 | 0.01 | 4000 | Hz | |
JPK | DPLL 闭环抖动峰值(11) | fREF = 25MHz,fOUT = 10MHz,DPLL 带宽 = 0.1Hz 或 10Hz | 0.1 | dB | ||
JTOL | 抖动容差 | 抖动调制 = 10Hz,25.78125Gbps | 6455 | UI p-p | ||
tHITLESS | 两个误差为 0ppm 的基准输入之间的相位中断 | 在同一频率下两个时钟输入之间的单个切换事件中有效 | ±50 | ps | ||
fHITLESS | 无中断切换期间的频率瞬态 | 在同一频率下两个时钟输入之间的单个切换事件中有效 | ±10 | ppb |