ZHCSOY4B september   2021  – june 2023 LMK1D2102 , LMK1D2104

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. Revision History
  6. Device Comparison
  7. Pin Configuration and Functions
  8. Specifications
    1. 7.1 Absolute Maximum Ratings
    2. 7.2 ESD Ratings
    3. 7.3 Recommended Operating Conditions
    4. 7.4 Thermal Information
    5. 7.5 Electrical Characteristics
    6. 7.6 Typical Characteristics
  9. Parameter Measurement Information
  10. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagram
    3. 9.3 Feature Description
      1. 9.3.1 Fail-Safe Inputs
    4. 9.4 Device Functional Modes
      1. 9.4.1 LVDS Output Termination
      2. 9.4.2 Input Termination
  11. 10Application and Implementation
    1. 10.1 Application Information
    2. 10.2 Typical Application
      1. 10.2.1 Design Requirements
      2. 10.2.2 Detailed Design Procedure
      3. 10.2.3 Application Curves
    3. 10.3 Power Supply Recommendations
    4. 10.4 Layout
      1. 10.4.1 Layout Guidelines
      2. 10.4.2 Layout Example
  12. 11Device and Documentation Support
    1. 11.1 Documentation Support
      1. 11.1.1 Related Documentation
    2. 11.2 接收文档更新通知
    3. 11.3 支持资源
    4. 11.4 Trademarks
    5. 11.5 静电放电警告
    6. 11.6 术语表
  13. 12Mechanical, Packaging, and Orderable Information

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

特性

  • 高性能 LVDS 时钟缓冲器系列:高达 2GHz
    • 双路 1:2 差分缓冲器
    • 双路 1:4 差分缓冲器
  • 电源电压:1.71V 至 3.465V
  • 失效防护输入操作
  • 低附加抖动:156.25MHz 下时最大 RMS 抖动小于 60fs(12kHz 至
    20MHz)
    • 超低相位本底噪声:-164dBc/Hz(典型值)

  • 传播延迟极低,< 575ps(最大值)

  • 输出偏移:20ps(最大值)

  • 通用输入接受 LVDS、LVPECL、LVCMOS、HCSL 和 CML 信号电平。
  • LVDS 基准电压,VAC_REF,适用于容性耦合输入
  • 工业温度范围:–40°C 至 105°C
  • 封装采用
    • LMK1D2102:3mm x 3mm 16 引脚 VQFN

    • LMK1D2104:5mm x 5mm,28 引脚 VQFN