ZHCSLM0A May 2020 – January 2021 LMK5B12204
PRODUCTION DATA
DPLL 支持抖动和漂移衰减的可编程环路带宽,而两个 APLL 支持分频率转换,从而可以实现灵活的时钟生成。DPLL 上支持的同步选项包括采用相位消除的无中断切换、数字保持和频率阶跃小于 0.001ppb(十亿分之一)的 DCO 模式,从而实现精确的时钟控制(IEEE 1588 PTP 从运行)。DPLL 可以锁相到 1 PPS(每秒脉冲数)基准输入,。先进的基准输入监控块可确保稳健的时钟故障检测并在发生基准缺失 (LOR) 时帮助将输出时钟干扰降至最低。
该器件可以使用通用的低频 TCXO 或 OCXO 来根据同步标准设置自由运行型或保持型输出频率稳定性。否则,在自由运行型或保持型频率稳定性和漂移不重要时,该器件可以使用标准 XO。该器件可通过 I2C 或 SPI 接口实现完全编程,在通电后支持通过内部 EEPROM 或 ROM 进行自定义频率配置。EEPROM 在出厂时进行了预编程,且可根据需要进行系统内编程。