ZHCSR43 December 2023 LMK5C33216A
PRODUCTION DATA
任何 GPIO 引脚都可以配置为器件中断输出引脚。中断逻辑配置通过寄存器进行设置。当启用中断逻辑后,可以通过中断状态指示器(包括 XO 的 LOS、所选 DPLL 输入的 LOR、APLL1、APLL2 和 DPLL 的 LOL 以及 DPLL 的保持和切换事件)的任意组合来触发中断输出。当中断极性设置为高电平时,实时状态位的上升沿会将其中断标志(粘滞位)置为有效。否则,当该极性设置为低电平时,实时状态位的下降沿会将其中断标志置为有效。可以屏蔽任何单独的中断标志,使该标志不会触发中断输出。未屏蔽的中断标志由与/或门组合在一起来生成中断输出,可以在任一状态引脚上选择该中断输出。
当系统主机检测到来自器件的中断时,主机可以读取中断标志或粘滞 寄存器来识别哪些位已置为有效来解决系统中的故障状况。解决系统故障后,主机可以通过向自行清除的 INT_CLR 字段写入 1 来清除中断输出。