ZHCSR43 December 2023 LMK5C33216A
PRODUCTION DATA
LMK5C33216A 可支持 1PPS 至 25MHz 的系统基准时钟,包括 JEDEC JESD204B 或 JESD204C SYSREF 时钟。除 OUT2 或 OUT3 之外的任何 12 位输出通道分频器都可以与单独的 20 位 SYSREF 分频器级联。应设置灵活的 SYSREF 分频器值,以便根据应用要求在多个输出上生成相同的 1PPS/SYSREF 频率,或生成 1PPS/SYSREF 的不同频率倍数。对齐多个 SYSREF 输出时,TI 建议设置 SYSREF_REQ_MODE 0x1A[5:4] = 11 以对 SYSREF 请求进行重采样。如果需要额外的单端输出,还可以在 GPIO1 或 GPIO2 上复制 1PPS/SYSREF。SYSREF 请求样本源 SYSREF_REQ_SEL 0x1A[3:2] 必须设置为与 SYSREF/1PPS 输出复制所需的源相同的源。更多信息,请参阅 SYSREF/1PPS 输出复制。