ZHCSR43 December 2023 LMK5C33216A
PRODUCTION DATA
在 POR 时,GPIO0 和 GPIO2 引脚状态结合 EEPROM 存储字段 EE_ROM_PAGE_SEL 选择一个 ROM 页。默认 EEPROM 设置为 EE_ROM_PAGE_SEL = 0。ROM 映像中的所有寄存器页都在出厂时设置在硬件(掩膜 ROM)中,不能通过软件编程。更多有关器件配置的详细信息,请参阅 LMK5B33216 编程人员指南。
POR 时的 GPIO2 | POR 时的 GPIO0 | EE_ROM_PAGE_SEL = 0 时的 ROM 页 |
---|---|---|
低电平 |
低电平 |
ROM 第 0 页。XO = 48MHz,REFCLK = 156.25MHz 和 10MHz,输出 = 100MHz、122.88MHz、245.76MHz、312.5MHz、491.52MHz。 |
低电平 |
高电平 |
ROM 第 1 页。XO = 48MHz,REFCLK = 10MHz,输出= 100MHz、312.5MHz、491.52MHz。 |
H |
L | ROM 第 2 页。XO = 48MHz,REFCLK = 10MHz,输出= 100MHz、125MHz、312.5MHz、491.52MHz。 |
H |
H | ROM 第 3 页。低功耗模式。所有 PLL 关闭,所有输出关闭。 |
L |
M | ROM 第 4 页。XO = 54MHz,REFCLK = 30.72MHz,输出 = 30.72MHz、125MHz、161.1328125MHz、122.88MHz、245.76MHz、491.52MHz。 |
M | L | ROM 第 5 页。XO = 20MHz,REFCLK = 156.25MHz,输出 = 100MHz、125MHz、156.25MHz、245.76MHz、491.52MHz |
M |
M |
ROM 第 6 页。XO = 48MHz,REFCLK = 156.25MHz,输出 = 1Hz (1PPS)、25MHz、100MHz、122.88MHz、125MHz、156.25MHz、245.76MHz、491.52MHz |
M |
高电平 |
ROM 第 7 页。XO = 48MHz,REFCLK = 156.25MHz,输出 = 1Hz (1PPS)、20.48MHz、25MHz、100MHz、122.88MHz、125MHz、156.25MHz、245.76MHz、491.52MHz |
H |
M |
ROM 第 8 页。XO = 48MHz,REFCLK = 491.52MHz 和 156.25MHz,输出 = 25MHz、122.88MHz、125MHz、156.25MHz、491.52MHz |