ZHCSNI1 December 2023 LMK5C33414A
PRODUCTION DATA
每个时钟输出可被单独配置为一个差分驱动器 (AC-LVPECL/HSDS/LVDS/HCSL)。HSDS 驱动器能够对输出电压摆幅和共模电压进行编程。可以禁用未使用的时钟输出以降低功耗。
每个输出通道都有自己的内部 LDO 稳压器,可提供出色的 PSNR 性能并更大限度减少由电源噪声引起的抖动和杂散。对于差分模式,由于通道的内部 LDO 稳压器,输出时钟规格(例如输出摆幅、相位噪声和抖动)对 VDDO_x 电压不敏感。
OUT0 和 OUT1 通道(多路复用器、分频器和驱动器)通过单个输出电源引脚 (VDDO_0_1) 供电,OUT2 和 OUT3 通道也类似 (VDDO_2_3)。输出组 OUT4 至 OUT7 和 OUT8 至 OUT13 分别具有自己的输出电源引脚 (VDDO_4_TO_7) 和 (VDDO_8_TO_13)。每个输出电源引脚应由 3.3V 电源供电,即使不使用该引脚,也应始终与电源相连。
OUT0 或 OUT1 还支持每个输出对有两个 1.8V 或 2.65V LVCMOS 驱动器。CMOS 输出电压电平由 CMOS 输出 LDO 的内部编程确定,旨在支持 1.8V 或 2.65V LVCMOS。
为了获得额外的低频单端时钟输出,可以配置 GPIO1 和 GPIO2 来复制另一个差分输出对的任何 1PPS/SYSREF 分频器输出。