ZHCSNI1 December 2023 LMK5C33414A
PRODUCTION DATA
可以根据需要在 GPIO1 或 GPIO2 上复制 SYSREF 分频器输出信号,在启动后提供额外的单端 3.3V CMOS 时钟。要配置 SYSREF/1PPS 输出复制,请启用 GPIO 作为输出 (GPIOx_OUTEN = 1),并确保 GPIO 复制源的其中一个 SYSREF 输出有效。SYSREF 复制源来自 OUT0/1、OUT4/5、OUT6/7、OUT/9、OUT10/11 或 OUT12/13 中正在使用的任何一个 SYSREF 分频器,通过寄存器编程设置 (OUT_x_y_SR_GPIO_EN = 1)。GPIOx 复制的 SYSREF 输出位于静态数字延迟之后,但在模拟和数字延迟和脉冲发生器之前。由于 GPIOx 副本不支持脉冲 SYSREF 模式,输出将是连续频率。
正常 SYSREF 和 GPIO 复制的 SYSREF 之间会有一些较小的固定延迟偏斜。LVCMOS 输出时钟是具有大电压摆幅的非平衡信号,因此它可能是强大的干扰源,并会将噪声耦合到其他抖动敏感型差分输出时钟上。