ZHCSNI1 December 2023 LMK5C33414A
PRODUCTION DATA
每个 APLL VCO 后分频器都支持一个可独立编程的分频器。
APLL3 有一个 VCO 后分频器。VCO3 后分频器时钟(÷2 至 ÷8)分配给 LMK5C33414A 中的所有输出组。
APLL2 有一个 VCO 后分频器时钟(P1:÷2 至 ÷13)可分配给所有输出。
APLL1 有两个 VCO 后分频器。主 VCO 后分频器时钟(P1:÷2 至 ÷7)分配给 LMK5C33414A 中的 OUT0、OUT1、OUT2 和 OUT3。辅助 APLL1 VCO 后分频器时钟(P2:÷2 至 ÷7)分配给 LMK5C33414A 中的 OUT0 和 OUT1。
APLL3 有一个 VCO 后分频器和一个配对的可选 2 分频器。VCO3 后分频器由一个可编程的 8 分频器和一个可选的 2 分频器组成。APLL3 后分频器时钟 div8(÷2 至 ÷8)或 div8 和 div2(÷10、÷12、÷14、÷16)可以分配给 LMK5C33414A 中的所有四个输出组。如果系统用例需要从 APLL3 提供多个频率,而单个后分频器值无法支持这些频率,则可以通过设置 VCO3 后分频器 = 1 来旁路掉 VCO3 后分频器,并对各个通道分频器进行编程以获得所需的输出频率。