ZHCSNI1 December 2023 LMK5C33414A
PRODUCTION DATA
如果 VDD 内核电源以非单调方式或在 0V 至 3.135V 的缓慢斜坡时间内持续超过 100ms,TI 建议延迟 VCO 校准,直到所有内核电源电压上升到 3.135V 以上再进行。为了实现此目的,可以使用从双电源轨上电 中描述的方法之一来延迟 PD# 从低电平到高电平的转换。
如果任何内核电源在 PD# 从低电平到高电平转换前不能斜升到 3.135V 以上,那么在所有内核电源斜升后,可以发出器件软复位来手动触发 VCO 校准和 PLL 启动序列。