ZHCSRR6C November 2023 – May 2024 LMKDB1108 , LMKDB1120 , LMKDB1204
PRODUCTION DATA
当器件电源关闭时,输入时钟可以运行、悬空、低电平/低电平或上拉至 VDD,无论 PWRGD/PWRDN# 引脚状态如何(低电平、高电平、低电平到高电平转换和高电平到低电平转换)都是如此。表 8-1 展示了所有支持的序列;其中时钟输入可在应用 VDD 之前或之后应用。
VDD | PWRGD/PWRDN# | CLKIN_P/CLKIN_N |
---|---|---|
不存在 | X | 运行 |
悬空 | ||
低/低 | ||
存在 | 0 或 1 | 运行 |
悬空 | ||
低/低 |