ZHCSRR6C November 2023 – May 2024 LMKDB1108 , LMKDB1120 , LMKDB1204
PRODUCTION DATA
器件上电后,PWRGD 引脚第一次从低电平到高电平转换可能会在输入时钟运行、悬空、低电平/低电平或拉至 VDD 时发生。仅当输入时钟有效,PWRGD 引脚从低电平拉至高电平时,上电序列才会启动。
如果在输入时钟无效时将 PWRGD 引脚从低电平拉至高电平,则不会启动上电序列,并且输出保持低电平/低电平。发生这种情况时,将 PWRGD 引脚从高电平拉回至低电平不会产生任何影响,并且 PWRGD 引脚上的这种从低电平到高电平的转换不被视为有效的电源正常信号。器件将在下次输入时钟有效 PWRGD 引脚被拉至高电平时上电。换句话说,每次下电上电只有一个有效的电源正常信号。