ZHCSRR6D November 2023 – June 2024 LMKDB1102 , LMKDB1104 , LMKDB1108 , LMKDB1120 , LMKDB1202 , LMKDB1204
PRODUCTION DATA
引脚 | 类型(1) | 说明 | |
---|---|---|---|
名称 | 编号 | ||
CLKIN_P | G1 | I | 差分时钟输入。 |
CLKIN_N | H1 | I | |
CLK0_P | J1 | O | LP-HCSL 差分时钟输出 0。如果未使用,则不连接。 |
CLK0_N | K1 | O | |
CLK1_P | L1 | O | LP-HCSL 差分时钟输出 1。如果未使用,则不连接。 |
CLK1_N | M1 | O | |
CLK2_P | M2 | O | LP-HCSL 差分时钟输出 2。如果未使用,则不连接。 |
CLK2_N | M3 | O | |
CLK3_P | M4 | O | LP-HCSL 差分时钟输出 3。如果未使用,则不连接。 |
CLK3_N | M5 | O | |
CLK4_P | M7 | O | LP-HCSL 差分时钟输出 4。如果未使用,则不连接。 |
CLK4_N | M8 | O | |
CLK5_P | M9 | O | LP-HCSL 差分时钟输出 5。如果未使用,则不连接。 |
CLK5_N | M10 | O | |
CLK6_P | M11 | O | LP-HCSL 差分时钟输出 6。如果未使用,则不连接。 |
CLK6_N | M12 | O | |
CLK7_P | L12 | O | LP-HCSL 差分时钟输出 7。如果未使用,则不连接。 |
CLK7_N | K12 | O | |
CLK8_P | J12 | O | LP-HCSL 差分时钟输出 8。如果未使用,则不连接。 |
CLK8_N | H12 | O | |
CLK9_P | G12 | O | LP-HCSL 差分时钟输出 9。如果未使用,则不连接。 |
CLK9_N | F12 | O | |
CLK10_P | D12 | O | LP-HCSL 差分时钟输出 10。如果未使用,则不连接。 |
CLK10_N | C12 | O | |
CLK11_P | B12 | O | LP-HCSL 差分时钟输出 11。如果未使用,则不连接。 |
CLK11_N | A12 | O | |
CLK12_P | A11 | O | LP-HCSL 差分时钟输出 12。如果未使用,则不连接。 |
CLK12_N | A10 | O | |
CLK13_P | A9 | O | LP-HCSL 差分时钟输出 13。如果未使用,则不连接。 |
CLK13_N | A8 | O | |
CLK14_P | A7 | O | LP-HCSL 差分时钟输出 14。如果未使用,则不连接。 |
CLK14_N | A6 | O | |
CLK15_P | A5 | O | LP-HCSL 差分时钟输出 15。如果未使用,则不连接。 |
CLK15_N | A4 | O | |
CLK16_P | A3 | O | LP-HCSL 差分时钟输出 16。如果未使用,则不连接。 |
CLK16_N | A2 | O | |
CLK17_P | A1 | O | LP-HCSL 差分时钟输出 17。如果未使用,则不连接。 |
CLK17_N | B1 | O | |
CLK18_P | C1 | O | LP-HCSL 差分时钟输出 18。如果未使用,则不连接。 |
CLK18_N | D1 | O | |
CLK19_P | E1 | O | LP-HCSL 差分时钟输出 19。如果未使用,则不连接。 |
CLK19_N | F1 | O | |
DAP | GND | G | 地。散热焊盘 |
LOS#/NC | G11 | O | 输入时钟信号丢失低电平有效/无连接。开漏。需要外部上拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。
|
NC | F2 | NC | 无连接 |
NC | F11 | NC | 无连接 |
NC | G2 | NC | 无连接 |
NC | L7 | NC | 无连接 |
SBI_OUT/NC | C2 | O | SBI 数据输出/无连接。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 |
SMB_DATA | L4 | I/O | SMBus 数据。需要外部上拉电阻。如果未使用,则不连接。 |
SMB_CLK | L5 | I | SMBus 时钟。需要外部上拉电阻。如果未使用,则不连接。 |
VDDA | H2 | P | 模拟电源。建议进行额外的电源滤波。有关详细信息,请参阅电源相关建议。 |
VDD | B2 | P | 电源。 |
VDD | B6 | P | 电源。 |
VDD | B11 | P | 电源。 |
VDD | L2 | P | 电源。 |
VDD | L11 | P | 电源。 |
vOE0#/NC | J2 | I | CLK0 低电平有效/无连接的输出使能。内部下拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 |
vOE1#/NC | K2 | I | CLK1 低电平有效/无连接的输出使能。内部下拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 |
vOE2#/NC | L3 | I | CLK2 低电平有效/无连接的输出使能。内部下拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 |
vOE3#/NC | L6 | I | CLK3 低电平有效/无连接的输出使能。内部下拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 |
vOE4#/NC | L9 | I | CLK4 低电平有效/无连接的输出使能。内部下拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 |
vOE5#/SBI_IN | L8 | I | CLK5 低电平有效/SBI 数据输入的输出使能。内部下拉电阻。功能由上电时引脚 E2 (SBI_EN) 的状态决定。如果未使用,则不连接。 |
vOE6#/SBI_CLK | L10 | I | CLK6 低电平有效/SBI 时钟的输出使能。内部下拉电阻。功能由上电时引脚 E2 (SBI_EN) 的状态决定。内部下拉电阻。如果未使用,则不连接。 |
vOE7# | K11 | I | CLK7 低电平有效的输出使能。内部下拉电阻。如果未使用,则不连接。 |
vOE8# | H11 | I | CLK8 低电平有效的输出使能。内部下拉电阻。如果未使用,则不连接。 |
vOE9# | E12 | I | CLK9 低电平有效的输出使能。内部下拉电阻。如果未使用,则不连接。 |
vOE10#/SHFT_LD# | E11 | I | CLK10 低电平有效/SBI 移位寄存器负载低电平有效的输出使能。内部下拉电阻。功能由上电时引脚 E2 (SBI_EN) 的状态决定。如果未使用,则不连接。 |
vOE11# | C11 | I | CLK11 低电平有效的输出使能。内部下拉电阻。如果未使用,则不连接。 |
vOE12# | B10 | I | CLK12 低电平有效的输出使能。内部下拉电阻。如果未使用,则不连接。 |
vOE13#/NC | B9 | I | CLK13 低电平有效/无连接的输出使能。内部下拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 |
vOE14#/NC | B7 | I | CLK14 低电平有效/无连接的输出使能。内部下拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 |
vOE15#/NC | B5 | I | CLK15 低电平有效/无连接的输出使能。内部下拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 |
vOE16#/NC | B3 | I | CLK16 低电平有效/无连接的输出使能。内部下拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 |
vOE17#/NC | D2 | I | CLK17 低电平有效/无连接的输出使能。内部下拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 |
vOE18#/NC | D11 | I | CLK18 低电平有效/无连接的输出使能。内部下拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 |
vOE19#/NC | J11 | I | CLK19 低电平有效/无连接的输出使能。内部下拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 |
vPWRGD/PWRDN# | M6 | I | 电源正常/断电低电平有效。多功能输入引脚。内部下拉电阻。
|
vSBI_EN | E2 | I | SBI 使能。内部下拉电阻。上电后请勿更改该引脚的状态。
|
^vSADR1_tri | B8 | I | SMBus 地址 3 电平输入引脚。内部上拉和下拉电阻。 |
^vSADR0_tri | B4 | I | SMBus 地址 3 电平输入引脚。内部上拉和下拉电阻。 |
引脚 | 类型(1) | 说明 | |
---|---|---|---|
名称 | 编号 | ||
CLKIN_P | 8 | I | 差分时钟输入。 |
CLKIN_N | 9 | I | |
CLK0_P | 15 | O | LP-HCSL 差分时钟输出 0。如果未使用,则不连接。 |
CLK0_N | 16 | O | |
CLK1_P | 17 | O | LP-HCSL 差分时钟输出 1。如果未使用,则不连接。 |
CLK1_N | 18 | O | |
CLK2_P | 22 | O | LP-HCSL 差分时钟输出 2。如果未使用,则不连接。 |
CLK2_N | 23 | O | |
CLK3_P | 24 | O | LP-HCSL 差分时钟输出 3。如果未使用,则不连接。 |
CLK3_N | 25 | O | |
CLK4_P | 28 | O | LP-HCSL 差分时钟输出 4。如果未使用,则不连接。 |
CLK4_N | 29 | O | |
CLK5_P | 31 | O | LP-HCSL 差分时钟输出 5。如果未使用,则不连接。 |
CLK5_N | 32 | O | |
CLK6_P | 35 | O | LP-HCSL 差分时钟输出 6。如果未使用,则不连接。 |
CLK6_N | 36 | O | |
CLK7_P | 38 | O | LP-HCSL 差分时钟输出 7。如果未使用,则不连接。 |
CLK7_N | 39 | O | |
vPWRGD/PWRDN# | 12 | I | 电源正常/断电低电平有效。多功能输入引脚。内部下拉电阻。
|
vOE0#/SHFT_LD# | 14 | I | CLK0 低电平有效/SBI 移位寄存器负载低电平有效的输出使能。内部下拉电阻。功能由上电时引脚 11 (SBI_EN) 的状态决定。如果未使用,则不连接。 |
vOE1#/SBI_IN | 19 | I | CLK1 低电平有效/SBI 数据输入的输出使能。内部下拉电阻。功能由上电时引脚 11 (SBI_EN) 的状态决定。如果未使用,则不连接。 |
vOE2# | 21 | I | CLK2 低电平有效的输出使能。内部下拉电阻。如果未使用,则不连接。 |
vOE3# | 27 | I | CLK3 低电平有效的输出使能。内部下拉电阻。如果未使用,则不连接。 |
vOE4#/SBI_CLK | 30 | I | CLK4 低电平有效/SBI 时钟的输出使能。内部下拉电阻。功能由上电时引脚 11 (SBI_EN) 的状态决定。内部下拉电阻。如果未使用,则不连接。 |
vOE5# | 33 | I | CLK5 低电平有效的输出使能。内部下拉电阻。如果未使用,则不连接。 |
vOE6#/SBI_OUT | 34 | I 或 O | CLK6 低电平有效/SBI 数据输出的输出使能。功能由上电时引脚 11 (SBI_EN) 的状态决定。内部下拉电阻。如果未使用,则不连接。 |
vOE7# | 40 | I | CLK7 低电平有效的输出使能。内部下拉电阻。如果未使用,则不连接。 |
vSBI_EN | 11 | I | SBI 使能。内部下拉电阻。上电后请勿更改该引脚的状态。
|
SMB_DATA | 5 | I/O | SMBus 数据。需要外部上拉电阻。如果未使用,则不连接。 |
SMB_CLK | 6 | I | SMBus 时钟。需要外部上拉电阻。如果未使用,则不连接。 |
^vSADR1_tri | 3 | I | SMBus 地址 3 电平输入引脚。这两个引脚从 9 个 SMBus 地址中选择 1 个。 |
^vSADR0_tri | 4 | I | SMBus 地址 3 电平输入引脚。这两个引脚从 9 个 SMBus 地址中选择 1 个。 |
^SLEWRATE_SEL | 2 | I | 输出时钟的压摆率选择。内部上拉电阻。
|
LOS# | 1 | O | 输入时钟信号丢失低电平有效。开漏。需要外部上拉电阻。
|
VDDA | 7 | P | 模拟电源。建议进行额外的电源滤波。有关详细信息,请参阅电源相关建议。 |
VDD | 13 | P | 电源。 |
VDD | 20 | P | 电源。 |
VDD | 26 | P | 电源。 |
VDD | 37 | P | 电源。 |
VDD | 10 | P | 电源。 |
DAP | GND | G | 地。 |
引脚 | 类型(1) | 说明 | |
---|---|---|---|
名称 | 编号 | ||
CLKIN_P | 6 | I | 差分时钟输入 |
CLKIN_N | 7 | I | |
CLK0_P | 12 | O | LP-HCSL 差分时钟输出 0 |
CLK0_N | 13 | O | |
CLK1_P | 16 | O | LP-HCSL 差分时钟输出 1 |
CLK1_N | 17 | O | |
CLK2_P | 19 | O | LP-HCSL 差分时钟输出 2 |
CLK2_N | 20 | O | |
CLK3_P | 23 | O | LP-HCSL 差分时钟输出 3 |
CLK3_N | 24 | O | |
vPWRGD/PWRDN# | 9 | I | 电源正常/断电低电平有效。多功能输入引脚。内部下拉电阻。
|
vOE0#/SHFT_LD# | 11 | I | CLK0 低电平有效/SBI 移位寄存器负载低电平有效的输出使能。内部下拉电阻。功能由上电时引脚 8 (SBI_EN) 的状态决定。如果未使用,则不连接。 |
vOE1#/SBI_IN | 14 | I | CLK1 低电平有效/SBI 数据输入的输出使能。内部下拉电阻。功能由上电时引脚 8 (SBI_EN) 的状态决定。如果未使用,则不连接。 |
vOE2#/SBI_CLK | 21 | I | CLK2 低电平有效/SBI 时钟的输出使能。内部下拉电阻。功能由上电时引脚 8 (SBI_EN) 的状态决定。内部下拉电阻。如果未使用,则不连接。 |
vOE3#/SBI_OUT | 22 | I 或 O | CLK3 低电平有效/SBI 数据输出的输出使能。内部下拉电阻。功能由上电时引脚 8 (SBI_EN) 的状态决定。内部下拉电阻。如果未使用,则不连接。 |
vSBI_EN | 8 | I | SBI 使能。内部下拉电阻。上电后请勿更改该引脚的状态。
|
SMB_DATA | 3 | I/O | SMBus 数据。需要外部上拉电阻。如果未使用,则不连接。 |
SMB_CLK | 4 | I | SMBus 时钟。需要外部上拉电阻。如果未使用,则不连接。 |
^vSADR1_tri | 1 | I | SMBus 地址 3 电平输入引脚。这两个引脚从 9 个 SMBus 地址中选择 1 个。 |
^vSADR0_tri | 2 | I | SMBus 地址 3 电平输入引脚。这两个引脚从 9 个 SMBus 地址中选择 1 个。 |
^SLEWRATE_SEL | 27 | I | 输出时钟的压摆率选择。内部上拉电阻。
|
LOS# | 28 | O | 输入时钟信号丢失低电平有效。开漏。需要外部上拉电阻。
|
VDDA | 5 | P | 模拟电源。建议进行额外的电源滤波。有关详细信息,请参阅电源相关建议。 |
VDD | 10、15、18、25 | P | 电源。 |
GND | DAP | G | 地。 |
NC | 26 | NC | 无连接。 |
引脚 | 类型(1) | 说明 | |
---|---|---|---|
名称 | 编号 | ||
CLKIN0_P | 2 | I | 差分时钟输入 0 |
CLKIN0_N | 3 | I | |
CLKIN1_P | 5 | I | 差分时钟输入 1 |
CLKIN1_N | 6 | I | |
CLK3_P | 10 | O | LP-HCSL 差分时钟输出 3。输出组 1。 |
CLK3_N | 11 | O | |
CLK2_P | 13 | O | LP-HCSL 差分时钟输出 2。输出组 1。 |
CLK2_N | 14 | O | |
CLK1_P | 20 | O | LP-HCSL 差分时钟输出 1。输出组 0。 |
CLK1_N | 21 | O | |
CLK0_P | 23 | O | LP-HCSL 差分时钟输出 0。输出组 0。 |
CLK0_N | 24 | O | |
vPWRGD/PWRDN# | 1 | I | 电源正常/断电低电平有效。多功能输入引脚。内部下拉电阻。
|
^OE3#/SMB_CLK | 9 | I | CLK3 低电平有效/SMBus 时钟的输出使能。内部上拉电阻。功能由上电时引脚 15 (SMB_EN) 的状态决定。当用作 SMBus 时钟引脚时,需要外部上拉电阻。如果未使用,则不连接。 |
^OE2# | 16 | I | CLK2 低电平有效的输出使能。内部上拉电阻。如果未使用,则不连接。 |
^OE1# | 19 | I | CLK1 低电平有效的输出使能。内部上拉电阻。如果未使用,则不连接。 |
^OE0# | 25 | I | CLK0 低电平有效的输出使能。内部上拉电阻。如果未使用,则不连接。 |
^vCLKIN_SEL_tri/SMB_DATA | 8 | I 或 I/O | 3 级时钟输入选择/SMBus 数据。内部上拉和下拉电阻。功能由上电时引脚 15 (SMB_EN) 的状态决定。
|
vSMB_EN | 15 | I | SMBus 使能。内部下拉电阻。上电后请勿更改该引脚的状态。
|
vZOUT_SEL | 28 | I | LP-HCSL 差分时钟输出阻抗选择。内部下拉电阻。
|
LOS# | 17 | O | 输入时钟信号丢失低电平有效。开漏。需要外部上拉电阻。
|
VDD_IN0 | 4 | P | CLKIN0 的电源。 |
VDD_IN1 | 7 | P | CLKIN1 的电源。 |
VDDO_BANK1 | 12 | P | 输出组 1 的电源(OUT2 和 OUT3) |
VDDO_BANK0 | 22 | P | 输出组 0 的电源(OUT0 和 OUT1) |
VDD_DIG | 26 | P | 数字的电源 |
VDDA | 18 | P | 模拟电源。建议进行额外的电源滤波。有关详细信息,请参阅电源相关建议。 |
GND | 27,DAP | G | 地。 |
引脚 | 类型(1) | 说明 | |
---|---|---|---|
名称 | 编号 | ||
CLKIN0_P、CLKIN0_N | 1、2 | I | 差分时钟输入 0 |
CLKIN1_P、CLKIN1_N | 4、5 | I | 差分时钟输入 1 |
CLK2_P、CLK2_N | 9、10 | O | LP-HCSL 差分时钟输出 2。输出组 1。 |
CLK1_P、CLK1_N | 16、17 | O | LP-HCSL 差分时钟输出 1。输出组 0。 |
^OE2# | 12 | I | CLK2 低电平有效的输出使能。内部上拉电阻。如果未使用,则不连接。 |
^OE1# | 15 | I | CLK1 低电平有效的输出使能。内部上拉电阻。如果未使用,则不连接。此引脚需要满足以下任一条件,才能在加电后动态启用或禁用 CLK1。如果在加电后 CLK1 保持启用或禁用,则无需满足以下条件。
仅引脚 15 需要满足上述要求。 |
^vCLKIN_SEL_tri | 7 | I | 3 级时钟输入选择
|
vZOUT_SEL | 11 | I | LP-HCSL 差分时钟输出阻抗选择。内部下拉电阻。
|
LOS# | 13 | O | 输入时钟信号丢失低电平有效。开漏。需要外部上拉电阻。
|
VDD_IN0 | 3 | P | CLKIN0 的电源 |
VDD_IN1 | 6 | P | CLKIN1 的电源 |
VDDO_BANK1 | 8 | P | 输出组 1 (CLK2) 的电源 |
VDD | 14 | P | 电源 |
VDDO_BANK0 | 18 | P | 输出组 0 (CLK1) 的电源 |
VDD_DIG | 19 | P | 数字的电源 |
GND | 20,DAP | G | 地。 |
引脚 | 类型(1) | 说明 | |
---|---|---|---|
名称 | 编号 | ||
CLKIN_P | 1 | I | 差分时钟输入 |
CLKIN_N | 2 | I | 差分时钟输入 |
NC | 4、5 | I | 无连接。保持悬空 |
CLK2_P | 9 | O | LP-HCSL 差分时钟输出 2 |
CLK2_N | 10 | O | LP-HCSL 差分时钟输出 2 |
CLK1_P | 16 | O | LP-HCSL 差分时钟输出 1 |
CLK1_N | 17 | O | LP-HCSL 差分时钟输出 1 |
^OE2# | 12 | I | CLK2 低电平有效的输出使能。内部上拉电阻。如果未使用,则不连接。 |
^OE1# | 15 | I | CLK1 低电平有效的输出使能。内部上拉电阻。如果未使用,则不连接。此引脚需要满足以下任一条件,才能在加电后动态启用或禁用 CLK1。如果在加电后 CLK1 保持启用或禁用,则无需满足以下条件。
仅引脚 15 需要满足上述要求。 |
GND | 7 | I 或 GND | 数字 0 或 GND。通过下拉电阻连接至 GND 或直接连接至 GND。 |
vZOUT_SEL | 11 | I | LP-HCSL 差分时钟输出阻抗选择。内部下拉电阻。
|
LOS# | 13 | O | 输入时钟信号丢失低电平有效。开漏。需要外部上拉电阻。
|
VDDA | 6 | P | 模拟电源。建议进行额外的电源滤波。有关详细信息,请参阅电源相关建议。 |
VDD | 3、8、14、18、19 | P | 电源 |
GND | 20,DAP | G | 地。 |