ZHCSU91A December   2023  – September 2024 LMX1214

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 时序图
    8. 5.8 典型特性
  7. 详细说明
    1. 6.1 概述
      1. 6.1.1 分频器范围
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 上电复位
      2. 6.3.2 温度传感器
      3. 6.3.3 时钟输出
        1. 6.3.3.1 时钟输出缓冲器
        2. 6.3.3.2 时钟多路复用器
        3. 6.3.3.3 时钟分频器
      4. 6.3.4 AUXCLK 输出
        1. 6.3.4.1 AUXCLKOUT 输出格式
        2. 6.3.4.2 AUXCLK_DIV_PRE 和 AUXCLK_DIV 分频器
      5. 6.3.5 SYNC 输入引脚
        1. 6.3.5.1 SYNC 引脚共模电压
        2. 6.3.5.2 窗口化特性
    4. 6.4 器件功能模式配置
      1. 6.4.1 引脚模式控制
  8. 寄存器映射
    1. 7.1 器件寄存器
  9. 应用和实施
    1. 8.1 应用信息
      1. 8.1.1 SYNC 输入配置
      2. 8.1.2 处理未使用的引脚
      3. 8.1.3 电流消耗
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线图
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 器件支持
    2. 9.2 文档支持
      1. 9.2.1 相关文档
    3. 9.3 接收文档更新通知
    4. 9.4 支持资源
    5. 9.5 商标
    6. 9.6 静电放电警告
    7. 9.7 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息
    1. 11.1 卷带包装信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

电气特性

2.4V ≤ VCC ≤ 2.6V,–40°C ≤ TA ≤ +85°C。典型值是 VCC = 2.5V、25°C 条件下的值(除非另有说明)
参数 测试条件 最小值 典型值 最大值 单位
电流消耗
ICC 电源电流 (1) 已上电,所有输出均开启 530 mA
已上电,所有输出均关闭 290
已断电 12
IADD 附加输出电流 OUTx_PWR = 7 70 mA
分频器电流 分频,CLK_DIV = 8 36
Isync 电源电流 配备 SYNC 使能 685 mA
SYNC 引脚
VSYNC_single 电压输入范围 直流耦合单端 0.6 1 Vpp
VSYNC 电压输入范围 交流差分电压 0.8 2 Vpp
VCM 输入共模 差分 100Ω 端接,直流耦合
在外部设置
1.2 1.3 2 V
时钟输入
fIN 输入频率 仅缓冲器模式 0.3 18(2) GHz
PIN 输入功率 CLKIN_P 或 CLKIN_N 处的单端电源 0 10 dBm
时钟输出
fOUT 输出频率 2 分频 不同步(引脚模式) 0.15 8 GHz
fOUT 输出频率 2 分频 同步 0.15 6.4 GHz
fOUT 输出频率 缓冲模式 0.3 18(2)
fOUT 输出频率 AUXCLK 输出 1 800 MHz
pOUT 输出功率 单端 fCLKLOUT = 6GHz
OUTx_PWR = 7
6.5 dBm
fCLKLOUT= 12.8GHz
OUTx_PWR = 7
3.5
fCLKLOUT = 18GHz
OUTx_PWR = 7
1.5
Φimb P 与 N 之间的输出相位不平衡 缓冲模式 5 ps
tRISE 上升时间(20% 至 80%) fCLKOUT = 300MHz 45 ps
tFALL 下降时间(20% 至 80%) fCLKOUT = 300MHz 45 ps
tMUTE 输出静音时间 OE 引脚的下降沿 30 µs
tUNMUTE 输出取消静音时间 OE 引脚的上升沿 30 µs
传播延迟和偏斜
| tSKEW | 输出间的偏斜幅度 CLKOUTx 至 CLKOUTy,而非 AUXCLK 1 10 ps
tDLY 传播延迟 TA = 25oC 旁路模式 120 ps
分频模式 125
ΔtDLY/ΔT 传播延迟随温度的变化 旁路模式 0.06 ps/C
噪声、抖动和杂散
JCKx 附加抖动 附加抖动。12kHz 至 100MHz 积分带宽。 缓冲模式 5 fs、rms
闪烁 1/f 闪烁噪声 压摆率 > 8V/ns,fCLK = 6GHz 缓冲模式 -154 dBc/Hz
NFL 本底噪声 fOUT = 6GHz;fOffset = 100MHz 缓冲模式 -161 dBc/Hz
NFL 2 分频 -160.5
H2 二次谐波 fOUT = 6GHz(差分),缓冲器模式 -25 dBc
fOUT = 6GHz(单端),缓冲器模式 -12
fOUT = 6GHz,单端,2 分频 -13.5
耦合 AUXCLK 至 CLKOUT 耦合 fout = 6GHz,单端;fAUXCLK = 300MHz -70 dBc
NFL 本底噪声 fAUXCLK = 300MHz;LVDS 模式 -152 dBc
NFL 本底噪声 fAUXCLK = 300MHz;CML 模式 -151 dBc
P 泄漏 输入到输出的泄漏功耗 芯片断电 单端输入 -45 dBc
P 泄漏 输入到输出的泄漏功耗 引脚 OE = 0 单端输入 -40 dBc
数字接口(SCK、SDI、CS#、MUXOUT、CLKx_EN、MUXSEL、DIVSELx)
VIH 高电平输入电压 SCK、SDI、CS# 1.4 3.3 V
高电平输入电压 CLKx_EN、DIVSELx、MUXSEL 1.4 3.3 V
VIL 低电平输入电压 SCK、SDI、CS# 0 0.4 V
低电平输入电压 CLKx_EN、DIVSELx、MUXSEL 0 0.4 V
IIH 高电平输入电流 SCK、SDI、CS# -42 42 µA
高电平输入电流 CLKx_EN、DIVSELx、MUXSEL -42 42 µA
IIL 低电平输入电流 SCK、SDI、CS# -25 25 µA
低电平输入电流 CLKx_EN、DIVSELx、MUXSEL -25 25 µA
VOH 高电平输出电压 MUXOUT IOH = 5mA 1.4 Vcc V
高电平输出电压 IOH = 0.1mA 2.2 Vcc V
VOL 低电平输出电压 MUXOUT IOL = 5mA 0.45 V
除非另有说明,否则 fCLKIN=6GHz,CLK_MUX=缓冲器,所有时钟均开启且 OUTx_PWR=7。
支持 SYNC 和分频器,频率高达 12.8GHz