ZHCSWZ2 June 2024 LMX1860-SEP
PRODUCTION DATA
LOGICLK_DIV_PRE 分频器和 LOGICLK_DIV 分频器用于 LOGICLK 输出。必须使用 LOGICLK_DIV_PRE 分频器进行分频,以确保 LOGICLK_DIV 分频器的输入为 3.2GHz 或更低。当 LOGICLK_DIV 不是偶数且未被旁路时,占空比将不是 50%。两个 LOGICLK 分频器均通过 SYNC 特性进行同步,从而可跨多个器件实现同步。分频器 LOGICLK_DIV_PRE 和 LOGICLK_DIV 的默认分频值分别为 4 和 32。
fCLKIN (MHz) | LOGICLK_DIV_PRE | LOGICLK_DIV | 总分频范围 |
---|---|---|---|
fCLKIN ≤ 3.2GHz | ÷1、2、4 | ÷1、2、3、…1023 | [1、2、...1023][2、4、...2046][4、8、4092] |
3.2GHz < fCLKIN ≤ 6.4GHz | ÷2、4 | ÷1、2、3、…1023 | [4、...2046][4、8、4092] |
fCLKIN > 6.4GHz | ÷4 | 1、2、3、…1023 | [8、4092] |