ZHCSWZ2 June 2024 LMX1860-SEP
PRODUCTION DATA
通过在 IQ 生成的不同边沿重定时 SYSREFout,可以使用 LMX 到 LMX 扇出器件实现启用延迟的 SYSREF 中继器模式。该重定时可根据 SYSREF_DLY_DIV 值来确定 CLKIN 和 SYSREFREQ 输入之间的延迟裕度。
表 6-16 展示了 SYSREF 窗口化的总延迟裕度与各种 SYSREF 设置间的关系。
SYSREF_DLY_DIV | 同步期间选择的位置代码 | 最大裕度的边沿 | CLKIN 周期中的总裕度 | SYSREFx_DLY_PHASE | SYSREFx_DLY_Q | SYSREFx_DLY_I |
---|---|---|---|---|---|---|
/2 |
第 1 个边沿前 |
I |
-1、+1 |
“11” |
0 |
127 |
第 1 个边沿后 |
Qz |
-1、+1 |
“01” |
127 |
0 |
|
第 2 个边沿后 |
Iz |
-1、+1 |
“00” |
0 |
127 |
|
/4 |
第 1 个边沿前 |
Qz |
-2、+2 |
“01” |
127 |
0 |
第 1 个边沿后 |
Iz |
-2、+2 |
“00” |
0 |
127 |
|
第 2 个边沿后 |
Q |
-2、+2 |
“10” |
127 |
0 |
|
/8 |
第 1 个边沿前 |
Qz |
-5、+3 |
“01” |
127 |
0 |
第 1 个边沿后 |
Qz |
-4、+4 |
“01” |
127 |
0 |
|
第 2 个边沿后 |
Qz |
-3、+5 |
“01” |
127 |
0 |
|
/16 |
第 1 个边沿前 |
I |
-9、+7 |
“11” |
0 |
127 |
第 1 个边沿后 |
I |
-8、+8 |
“11” |
0 |
127 |
|
第 2 个边沿后 |
I |
-7、+9 |
“11” |
0 |
127 |
需要使用中继器重定时模式来在初始阶段执行 SYSREF 窗口化,以同步多个器件中的 SYSREF_DLY_DIV。用户稍后可以为 SYNC 的所选边沿选择 SYSREFx_DLY_PHASE、SYSREF_DLY_Q 和 SYSREFx_DLY_I 设置。
该配置必须将器件设置为 SYSREF_MODE R17[1:0] 值“2”(中继器模式)和 SYSREF_DLY_BPY R72[1:0] 值“2”(在所有模式下启用延迟发生器)。