ZHCSLD7C June 2020 – February 2021 LMX2820
PRODUCTION DATA
PFDIN 引脚允许在外部用混频器对 VCO 频率进行降频,以获得更低的 N 分频器值。EXTPFD_DIV 允许将分频值降到 1, 以获得尽可能低的相位噪声。使用 PFDIN 引脚时,需要通过设置 PFD_SINGLE = 3 来启用单 PFD 模式。此设置将 PLL 品质因数降低约 3dB,但可以使反馈分频器一直下降到 1。如果无法利用最低 N 分频器,请考虑使用 RFIN 引脚的方法,该引脚具有更高的最小 N 分频器值,但 PLL 品质因数不会降低。